找到 “打孔” 相关内容 条
  • 全部
  • 默认排序

布局没什么问题。拉出焊盘之后注意差分走线保持耦合,重新走下:差分打孔换层两侧打上地过孔,缩短回流路径:建议差分每组直接走GND线包地处理:差分从过孔拉出注意耦合, 连接处重新走下:差分组组内等长误差没什么问题了。以上评审报告来源于凡亿教育9

Allegro-弟子计划-李飞-USB3.0_TypeC的PCB作业

要求单点接地,gnd网络都连接到芯片下方打孔,其他地方不要打孔器件按照先大后小原则布局,先经过大器件在连接到小器件相邻电路大电感朝不同方向垂直放置大电感下方挖空所有层铺铜存在飞线,电源没有连通器件尽量中心对齐以上评审报告来源于凡亿教育90天

515 0 0
Allaegro-弟子计划-黄婷婷-DCDC模块PCB设计作业

电源输出应打孔到最后一个器件后方器件摆放干涉,电容到芯片要保留一些间距,不能靠的太近以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/

90天全能特训班20期-AD-思乐-4层DM642达芬奇开发板

要求单点接地,只在芯片下方打孔连接大GND铜皮相邻电路大电感应朝不同方向垂直放置电源输入打孔应在第一个器件前方,经过第一个电容在到后方器件存在多处飞线没有连接反馈信号应连接到电路最后一个器件底层应大面积铺GND网络铜皮以上评审报告来源于凡亿

520 0 0
Allaegro-弟子计划-程静—DCDC模块PCB作业

电源输入输出铜皮太细,不满足载流,后期自己加宽铜皮满足载流2.此处为反馈信号,不用铺铜处理,直接走10mil的线即可3.此处输入打一个过孔不满足载流能力,后期注意一下其他几路的载流打孔情况4.反馈器件要靠近管脚摆放,用10mil的走线连接即

90天全能特训班21期 -AD-二维的-PMU

数据线分组错误,一组应该是9根信号线2.注意数据线等长之间需要满足3W规则3.短接网络进行等长的,后期记得更新一下pcb,恢复正常网络4.地网络需要就近打孔,或者调整一下布局利用BGA里面地网络,尽量保证一个焊盘一个过孔以上评审报告来源于凡

90天全能特训班21期 -AD-二维的-SDRAM

差分对内等长凸起高度不能超过线距的两倍2.焊盘出现可以在优化一下3.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.打孔要打在ESD器件前面5.差分出线要尽量耦合,后期自己调整一下6. 器件摆放尽量中心对齐处理7.

90天全能特训班21期 -AD-二维的-USB3.0

差分走线不符合规范,要按照差分阻抗线宽线距进行走线2.对内等长凸起高度不能超过线距的两倍3.差分走线需要在优化一下4.此处存在短路5.存在多处开路6.一层连通不用打孔,差分要按照阻抗线距走线7.时钟信号尽量单根包地处理8.差分对内等长误差5

90天全能特训班20期 AD-杨文越-百兆网口

USB\SD器件放反,焊盘朝里面sd走线有空间单根包地打孔,没有空间整组包地打孔处理差分换层旁边打回流地过孔同层器件中间不可以穿线232模块升压电容走线加粗,rx、tx走线同层要5间距以上走地线打孔隔开尽量靠近焊盘附近布局,走线尽量短不要绕

90天全能特训班21期-2层STM32最小系统板作业

还存在飞线,注意电源信号处理:差分打孔换层的过孔两边注意添加地过孔,缩短回流路径:注意差分对内等长误差为5MIL:差分组跟组不用等长,组内等长就可以了:单端信号的TX RX需要组内等长,没有设置:自己后期去设置下组内等长,在拉等长。以上评审

Allegro-弟子-李飞-百兆以太网接口的PCB作业