- 全部
- 默认排序
布局没什么问题。拉出焊盘之后注意差分走线保持耦合,重新走下:差分打孔换层两侧打上地过孔,缩短回流路径:建议差分每组直接走GND线包地处理:差分从过孔拉出注意耦合, 连接处重新走下:差分组组内等长误差没什么问题了。以上评审报告来源于凡亿教育9
差分线对内等长凸起高度不能超过线距的两倍2.等长线之间尽量要满足3W规则,后期自己调整一下走线间距3.电源走线路径要尽量短,后期自己优化一下走线路径4.左右声道尽量单根包地5.差分走线要尽量耦合出线,后期自己调整一下地过孔6.注意天线部分挖
电池供电走线需要加粗,满足载流2.晶振需要包地处理3.器件摆放尽量中心对齐4.差分走线需要优化一下5.电源走线尽量加粗到20mil,满足载流,留有裕量6.RS232的升压电容走线需要加粗处理以上评审报告来源于凡亿教育90天高速PCB特训班作
差分走线不符合规范,要按照差分阻抗线宽线距进行走线2.对内等长凸起高度不能超过线距的两倍3.差分走线需要在优化一下4.此处存在短路5.存在多处开路6.一层连通不用打孔,差分要按照阻抗线距走线7.时钟信号尽量单根包地处理8.差分对内等长误差5
器件跟信号线还没有设计完全:器件之间注意间距,不要干涉了:注意器件需要整体对齐处理:此处器件重新放置下,注意整体对齐:器件就近IC管脚边放置:后期自己重新整体布局都优化下。差分打孔换层两边注意放置GND过孔:差分走线一定要耦合,此处完全不耦
差分走线尽量耦合差分应建立对内等长规则控制对内等长5mil误差范围变压器除差分对以外所有走线加粗到15mil以上晶振布线应走类差分形式芯片主电源输入走线应加粗过孔到焊盘应保持一定间距,不要靠的太近以太网芯片到CPU的RX、TX信号线要分别建
差分对内等长凸起高度不能超过线距的两倍2.蛇形等长尽量用45度,不要用直角,后期自己优化一下3.差分走线可以在优化一下4.差分出线要尽量耦合,后期自己优化一下5.注意确认一下此处走线是否满足载流注意器件摆放尽量电容靠近管脚存在开路差分对内等
差分走线需要保持耦合从过孔内拉出:此处差分亚需要重新拉出耦合走线,并且差分对内等长需要注意规范:注意高度要小于2S。板上多余线头删除掉:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以
每组差分都要耦合走线,都不合格删除重新拉:先理解差分耦合走线,都不合格:差分走线间距都不一样,都要耦合:基本差分都要改,完全不合格。网口差分都是100OM,没有90:RX的走线等长还可以调整下,咬合等长即可,这样随意等长占的空间太大了:整板
1.485需要走类差分处理或者加粗2.模拟信号需要一字型布局,走线需要加粗,并包地处理3.晶振需要走类差分处理晶振走线都需要优化一下4.差分走线需要按照阻抗线宽线距要求走,后期自己优化一下5.注意地分割,模拟地不要进去数字地里面,分割间距1