找到 “差分对” 相关内容 条
  • 全部
  • 默认排序

差分对内等长绕线不符合规范差分对布线线宽不一致,会导致阻抗不一致多个器件没有布局布线内层电源和地没有铜皮,导致电源和地都是开路变压器前后电源线宽不一致,变压器除差分外所有走线加粗到20mil时钟信号没有布线,应包地打孔连接rx,tx应建立等

90天全能特训班20期-兜兜里有糖-第五次作业-百兆网口

差分等长不耦合,差分对间等长可以用差分等长命令上面也要包地处理RJ45:提交作业的时候铺一下铜走线不要从电阻中间穿过以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://

575 0 0
PCB Layout 2024-01-03 16:21:12
刘林-第四次作业-HDMI模块,千兆网口模块作业评审

DD3 四片:注意不要出现这种锐角走线:负片层并未赋予网络:注意设计完了之后检查下走线的连接性:并未保证3W间距原则:差分对内等长注意规范:差分对内等长误差为5MIL:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特

AD-全能20期-AD-xiaohao-第六次作业-DDR3模块

差分对内等长误差不满足+-5mil这里可以这样出线这里要这样连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm?s

518 0 0
PCB Layout 2024-01-03 17:18:31
啊哈-USB3.0_USB_TYPE-PCB第一次作业评审

走线拉出焊盘之后再去加粗:差分走线需要保持耦合,重新连接下:差分对内等长注意规范:保持耦合走线,差分下面 的走线明显比上面的宽,自己重新绘制下:差分队跟队之间也要满足10MI的误差:差分对内等长误差为5MIL:以上评审报告来源于凡亿教育90

AD-全能20期-AD杨文越-HDMI-第五次作业

地负片层并未赋予网络:差分对内等长注意规范:上述一致原因:差分对内等长5MIL:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/it

AD-全能20期- AD王志武第五次作业USB3.0和TYPE_C 的PCB设计

差分对内等长凸起高度不能超过线距的两倍2.焊盘出线可以在优化一下3.差分走线需要按照阻抗线宽线距进行走线4.pcb上不要存在stub线5.注意差分对内等长误差5mil6.存在多处开路,后期自己检查一下drc7.过孔到焊盘间距太近,间距最少6

90天全能特训吧20期 AD-李磊-USB3.0

GND网络尽量就近打孔连接到地平面,尽量一个焊盘一个过孔后期自己优化一下器件摆放,地网络尽量靠近管脚差分出线要尽量耦合,后期自己优化一下差分对内等长误差5mil器件摆放间距不要太近,后期干涉不好焊接

90天全能特训班21期-AD-绯红红玫瑰-2DDR

此处不满足载流,后期自己铺铜处理一下,走线最少需要加粗到15mil以上载流计算都是以最窄处计算的2.注意数据线,地址线之间等长需要满足3W规则后期自己优化一下3.像此处的碎铜尽量挖空处理注意差分对内等长误差5mil其他没什么问题以上评审报告

90天全能特训班21期 AD 喜之郎-2DDR

注意差分出线要尽量耦合,走一起2.注意差分走线需要按照阻抗线宽线距走线,否则容易产生阻抗突变3.打孔要打在ESD器件前面4.走线一层连通不用打孔差分需要进行对内等长,误差5mil差分对内等长凸起高度不能超过线距的两倍注意器件摆放不要干涉一脚

90天全能特训班21期 -AD-ZJC-USB3.0