找到 “孔” 相关内容 条
  • 全部
  • 默认排序

1.差分布线没有包地,需要每对差分单独包地打处理 2.差分换层旁边需要靠近打两个地过z3.差分布线长距离不耦合 4.差分没有等长,需要分组等长和对内等长处理 5.差分信号布线造成回路,应放置在后面尽量保持信号流向顺畅。 6. 存在飞线没

90天全能特训班19期-USB模块PCB设计

网口差分需要进行对内等长,误差5mil2.差分走线要尽量耦合3.差分走线可以在进行一下优化4.时钟信号需要单独包地处理5.电容尽量靠近管脚摆放6.此处走线尽量与焊盘同宽,拉出来再进行加粗,加粗尽量渐变,不要突然变很大7.中间可以多打过进行

90天全能特训班19期 AD - 蔡春涛-百兆网口

注意器件尽量整体中心对齐:上述一致问题,器件整体对齐处理:注意差分打换层的回流地过,打在正左右两侧,调整下:注意差分从过拉出,前两组调整为第三组的模式:此处电源信号并未连接:注意差分对内等长误差为5MIL:其他的没什么问题。以上评审报

全能19期-Faker-第5次组作业-USB 2.0/3.0&Type-C模块PCB设计

数据线等长存在误差报错2.数据线与地址线之间的分割线上要打地过,建议150mil一个3.这几个信号也要加入地址线的类里面进行等长(就是片选,读写,行选,列选)4.注意器件摆放不要干涉5.地网络应该就近打,与第二层的地平面相连电源网络也同

90天全能特训班19期 AD - fmc-1SDRAM

差分信号之间要用GND隔开:差分需要包地处理:此处打了两个,连接也两个都连接上,不然另一个没有意义:注意差分信号都需要包地处理:注意差分对内等长gap需要大于等于3w:没满足的都去重新等长下。差分对内等长误差为5MIL:以上评审报告来源

全能19期-Charlie 吴-第5次组作业-USB 2.0/3.0&Type-C模块PCB设计

数据线与地址线之间的分割线上需要打地过,建议150mil一个第4层数据线和地址线之间也需要添加一根地线分开2.等长存在误差报错3.有器件连接的网络要创建Xsignals进行等长4.注意电源需要再电源层处理一下,铺铜进行连接5.注意器件不要

90天全能特训班19期 AD - 董超-1SDRAM

这里间距最少需要1.5mm变压器旁边的信号除了差分外其他的一律20mil以上差分对内等长误差控制在+-5mil这个差分可以调一下,地可以往上挪。这里出线,线宽不要超过焊盘的宽度,拉出后在加粗晶振做类差分包地处理,这个电容靠近管脚放置。不要

713 0 0
张吕 第四次作业-千兆网口

1.485的内差分需要再优化一下2. 模拟信号下面尽量不要穿别的信号线,后期自己换一下走线路径3. 电容尽量靠近管脚放置,一个管脚一个4. 跨接器件旁边尽量多打地过,分割间距最少1mm5. 网口除差分信号外其他的信号都需要加粗到20mil

731 0 0
PADS刘峰第一次作业-4层DM642

1.电源滤波电容尽量靠近管脚摆放均匀放置,尽量一个电源焊盘放一个电容2.器件摆放干涉3.地址线分组错误,缺少部分信号4.信号线布线造成闭合回路。5.顶层低层没有铺铜,导致地焊盘没有连接过。6.时钟没有和地址线等长以上评审报告来源于凡亿教育

90天全能特训班19期 张冰+第六次作业+1片SDRAM模块的PCB设计

1.存在飞线没有连接2.过没有添加网络3.包地不完整,外侧也要包地4.差分换层旁边需要打两个地,包地尽量保全以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://it

90天全能特训班19期-张冰+第五次作业+3.0PCB设计