找到 “孔” 相关内容 条
  • 全部
  • 默认排序

电源输出打要打在电容后面,反馈从最后一个电容后面取样2.差分出线要尽量耦合3.输入打要打在电容前面,先经过电容在进入管脚4.数据线需要满足3W规则,后期自己调整一下间距5.地址线也要满足3W6.电容尽量靠近管脚放置,以上评审报告来源于凡

90天全能特训班17期pads-CZS-达芬奇

注意地址线之间等长需要满足3W2.电感中间挖空,中间就尽量不要铺铜,后期自己调整一下3.模拟信号走线需要加粗反馈线需要加粗到10mil.丝印,过尽量不要上焊盘5.过需要盖油处理6.顶层BGA里面额铜可以挖掉以上评审报告来源于凡亿教育90

90天全能特训班17期AD-K-达芬奇

1.器件重叠,焊盘重叠会导致器件无法焊接。2.底层没有铺铜处理3.过应打到走线最后一段,完全包围走线。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.t

90天全能特训班18期-one piece-第十一作业-RF模块的PCB设计-作业评审

模拟信号单根包地处理,地线上多打地过2.跨接器件旁边尽量多打地过,间距最少1mm,有器件的地方可以不满足3.百兆网络差分对内等长误差5mil4.模拟信号需要加粗处理5.电感所在层的内部需要挖空处理6.反馈线需要加粗到10mil电源输入过

90天全能特训班17期AD-杨孝碧-达芬奇

1.485需要走内差分处理2.走线尽量不要从先器件中间穿,后期容易造成短路3.跨接器件旁边尽量多打地过,间距最少满足1mm4.百兆网口对你等长误差5mil6.模拟信号需要一字型布局,走线加粗处理7.输入打需要打在电容前面8.输出打需要

90天全能特训班17期AD-蒋冠东-达芬奇

模拟信号需要一字型布局,单根包地处理2.晶振需要走内差分处理3.跨接器件旁边尽量多打地过,间距最少1mm,有器件不满足可以忽略,其他地方要尽量满足4.差分走线要尽量耦合5.百兆出差分信号外,其他信号都需要加粗到20mil6.模拟信号需要一

90天全能特训班18期 allegro -孟悦 -达芬奇

1.电源存在开路,地焊盘很多没有打造成开路报错。2.1v2电源过没有连通,造成天线报错。3.电源扇走线没有加粗4.时钟线电容应该考近芯片摆放5.时钟线等长错误,应与地址线放一组一起等长。6.地址线分组错误,缺少部分信号7.地址线等长错

90天全能特训班18期-谭晴昇-一片SDRAM模块设计作业-作业评审

1.配置电容要均匀的分配到电源管脚靠近放置。2.多处单端网络扇没有删除导致天线报错,无网络焊盘打导致短路报错3.bga扇存在短路4.电源走线没加粗。5.地网络没打导致开路报错,地网络应就近打。6.信号线布线造成闭合回路。7.等长注

90天全能特训班18期-谭晴昇———两片SDRAM模块设计作业-作业评审

相同网络的铜皮没有连接在一起,后期自己修改一下铜皮设置,重启铺铜2.USB差分需要进行对内等长,误差5mil3.输入的过要打在电容的前面4.此处铜皮会出线载流瓶颈,自己在此处放置一块填充扩大载流路径5.输出过要打在最后一个电容的后面6.

979 2 0
20天PCB设计与DFM的PCB设计作业--贺远

电源铜皮尽量铺工整一点,并且加宽铜皮宽度满足载流大小:此电源输入主干道通道比较长,建议是否可以调整布局,缩短主干道路径:输出主干道是否可以加宽铜皮宽度:反馈信号直接走线连接,不要打连接电源平面:5V电源有这种瓶颈的地方,自己优化加宽:模拟

全能17期-K-DM642