找到 “孔” 相关内容 条
  • 全部
  • 默认排序

分割地尽量满足1mm,有器件的地方不满足可以忽略2.跨接器件旁边尽量多打地过3.差分线需要优化一下,尽量从焊盘拉出在走差分差分出线方式都需要再尽量优化一下4.晶振需要包地处理,晶振下面不要走线,不要放置器件5.焊盘出现不规范,焊盘中心出线

90天全能特训班18期AD -李阳 -千兆网口

跨接器件旁边尽量多打过,地分割间距尽量1mm,有器件的地方不满足可以忽略2.差分对内等长误差5mil3.差分走线需要优化一下4.晶振走内差分,需要包地处理5.走线没有连接到焊盘中心,存在开路6.未创建RX和TX class,误差范围100

90天全能特训班18期AD-谭晴昇-千兆

注意等长线之间需要满足3W2.锯齿状等长不难过超过县局的两倍3.线宽尽量保持一致4.此处不满足载流5.pcb上存在多处开路6.跨接期间旁边尽量多打过以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

90天全能特训班18期pads-江恒-百兆

线没有拉完。差分走线不耦合,间距不一样差分对内误差大于+-5mil差分线也没有包地处理这里应该这么摆放这里走线太细了,一个过也不满足载流,建议铺铜处理多打过以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程

755 0 0
AD+楠窗 USB模块作业作业评审

差分对内不等长误差控制在5mil,差分也没有建差分对电源走线未完成,也没有整版铺铜焊盘出线不规范差分在这里没有换层为什么要打过这里差分应该这么走这里差分等长不要超过2倍间距,间距也要大于等于3w这里rx,tx的等长需要建等长组,rx的信号

766 0 0
觅一惘百兆网口PCB模块设计作业评审

1,焊盘有开路。2.pcb存在drc4.多处孤岛铜皮和尖岬铜皮4.走线保持3w间距4.走线避免锐角5.差分换层旁边要打地过6.晶振布线错误,晶振的一对线要走成类差分的形式,并整体包地处理, 线尽量短如下图8.同层连接不需要打9.时钟线要

90天全能特训班18期AD+楠窗 千兆网口模块作业-作业评审

1.存在开路,孤岛铜皮没有连接出去。2.芯片中间过没有连接出去导致天线报错。3.多处孤岛铜皮和尖岬铜皮。4.电容地网络要和电源一样加宽载流。5.差分焊盘出线尽量耦合6.差分走线不耦合7.时钟信号走线要包地处理8.走线尽量短9.TX、RX没

90天全能特训班18期-AD+楠窗 百兆网口模块作业-作业评审

电感所在层测内部需要挖空处理2.地分割间距最少控制1mm以上,有跨接器件的地方不满足可以忽略,其他地方尽量一致3.除差分线外,其他的都需要加粗到20mil4.注意过尽量不要上焊盘5.注意等长线之间需要满足3W6.地址线也需要添加等长组进行

90天全能特训班18期-allegro-Mr.韩-达芬奇

这个差分需要优化一下。这里过打到焊盘上了晶振需要包地处理走线也要走类差分变压器这里的走线除了差分都要大于20mil时钟要包地处理这里等长不要有直角长度也要大于3w以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

667 0 0
PCB Layout 2023-04-28 17:38:21
翁杰-第三次作业-千兆网口

座子需要靠近板框放置2.滤波电容放置要保持先大后小原则3.反馈线需要走一根10mil的线4.打要打在滤波电容的前面5.电源主干道需要再底层铺铜进行连接,不要有开路6.走线尽量不要有锐角7.电感下面尽量不要走线,反馈尽量远离电感,电感所在层

90天全能特训班18期-allegro-晚风轻拂-DCDC