- 全部
- 默认排序
本视频采用我们的Altium designer 19软件进行我们的差分走线的等长的处理,同时简单介绍我们的差分走线和等长走线时候的注意事项,以及我们的等长目标线的确定和我们的等长的一些快捷键的小技巧。
对PCB界面,需要使用智能粘贴来实现ROOM的拷贝和阵列处理,同时在我们的原理图来实现单个主原理图进行多个PCB文件的产生,实现一个拷贝多个的操作,这也是此次小视频需要讲解的内容。
本视频采用Altium designer 19 主要讲解关于库的组成和我们的库的添加和库的加载,已经对于我们的原理图库和PCB库是如何建立的连接关系进行一个讲解,以及库的路径如何进行一个合理的设置,和我们如何进行封装管理器进行批量的处理我们的库的数据。
本视频采用我们的Altium designer 19 ,讲解fill region polygon三种铜皮的区别和使用,讲解关于我们的铜皮的颜色的修改和如何进行批量的处理,以及如果关闭我们的颜色的显示设置。
本视频采用Altium designer 19,主要讲解关于,如何实现我们的电路板的结构器件的放置的快捷键命令,来提高我们的放置的精准度,同时对于挖槽处理,以及取消挖槽处理的操作演示,以及放置定位用的焊盘的注意事项。
在原理图设计时,常常会遇到将一个大项目分成若干个小的项目来进行设计。Logic软件画原理图时可以分为多页设计,如果不同页的信号需要连接起来,就可以使用页间连接符这个功能。
当绘制原理图时,对于原理图连线与连线交界处,不需要连接在一起的,连线交叉是没有关系的,软件默认是不连接的。如果在连接处需要接在一起,在交叉处鼠标左键暂停走线,这个交点就会成为一个节点,对于这两种方式,视频中做了详细介绍。
在logic原理图软件中,同一页面的连接关系处理有两种方式:一种是直接连线的方式,一种是放置网络编号的方式使其连接在一起,视频中对添加方法进行演示和讲解。
本视频采用我们的Altium designer 19 关于我们的原理图的设计,主要讲解关于我们的格点的设置,同时针对与grid off这个报错我们如何进行对应的修改和处理,以及常用的格点的大小的设置。
PCB设计时,有时候需要在不增加PCB走线宽度的情况下提高该走线通过大电流的能力(载流能力),通常的方法是给该导线镀锡(或者上锡);下面以在PCB顶层走线镀锡为例,使用AD20软件,简单介绍如何走线上锡处理。