- 全部
- 默认排序
我们使用logic进行原理图设计,设计完成之后,需要做pcb设计,有的时候pcb设计是给别人做的,所以需要知道整个工程有多少个焊点数,针对于原理图设计,视频当中讲解了原理图如何去查看整个设计文件的焊点数。
什么是总线,是指一组具有相关性的信号线,在原理图中使用较粗的线条走线代表总线。针对于这一组一组的总线网络,主要是为了原理图查看方便,我们一般会加上总线的结构。
BOM清单就是我们所说的物料清单,在我们设计完成原理图之后就可以开始整理物料清单了,去进行准备采购元件。BOM清单最方便的地方就是,它是将我们设计中用到的元件的信息以输出为一个表格的方式去方便我们进行采购。那么,我们在AD软件中又是如何对于BOM清单的输出呢?
我们在制作元件类型时,有些器件没有给分配封装,那在后面绘制原理图时,对于这种没有分配好封装的器件,我们怎么单个去进行封装分配 ,操作步骤很简单,视频当中有详细讲解。
在Logic软件中使用Bus总线的时候,有以下几个注意事项:第一,总线不是强制使用的,不使用总线也是可以的,使用总线构架是使得原理图更加清晰,分析原理图更加透彻,第二,总线命名方式一定要按照如 Busname[00:24]这种方式,然后信号分支网络标号的命名方式与总线保持一致。
我们在进行元件库设计的时候,会碰到各种各样的操作设置,我们都需要以全面的PCB设计实操能力去应对各种问题。比如今天要讲的就是,在AD中怎么显示与影藏原理图库的管脚编号?虽说这个问题一般很多学员跟爱好者都知道怎么进行操作了,但是还有极个别的刚入门的PCB设计者不太熟悉,我们就以AD19进行讲解吧!
在Altium Designer中,工程是单个文件相互之间的关联和设计的相关设置的集合体,所有的文件比如原理图,元件库,PCB文件等等都是集合在一个工程下面的,方便设计的时候对它们这些文件进行集中的管理。那么,在工程之外的文件就被称为“Free Documents”,所有针对它的设置及操作和工程是无关的,所以设计当中应当尽量避免出现。
今天我们来讲解一个比较简单的操作,就是在AD中怎么显示与隐藏原理图库的网络名字?对于这个问题,虽说很简单也比较容易操作起来,但是总是偶尔会有学员或者交流群里面的爱好者来提问,我们今天就在这里关于这个问题写一篇技术文章,统一进行回复了,发布在我们的PCB联盟网里面,如果大家以后碰到什么问题,可以先去PCB联盟网去搜索一下,我们技术支持的老师写过很多对应操作的技术文章在里面。