- 全部
- 默认排序
器件摆放太近,后期安装容易干涉2.与上述问题一样,期间这样,后期没法焊接,放不下3.网口差分需要进行对内等长,误差5mil4.网口除差分信号外,其他信号都需要加粗到20mil5.模拟信号一字型布局6.输出打孔要打在电容后面7.反馈要从电容后
电源管脚加粗走线:注意焊盘扇孔尽量从中心拉直出去扇孔:电源管脚加粗:注意组跟组等长误差是10MIL,不满足 自己修改下:组内误差满足 组跟组不满足。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接
注意差分信号包地包全:差分走线可以优化对称点:差分连接进入过孔的 看是否有多余线头 优化走线:此处差分对内等长的走线不满足规范:此处相同网络的GND铜皮并未跟焊盘连接:铜皮属性设置第二项 然后重新灌铜。CC1 CC2 管脚需要加粗走线:对内
差分走线包地尽量包全:此处扇孔重新优化下:此处连接两个过孔一起连接上,不然另一个过孔没有用:CC1 CC2信号需要加粗走线:此处差分走线完全不耦合 ,不合格:差分对内等长注意需要符合规范:好多差分走线以及对内等长不符合规范,都需要修改。以上
优先主干道的器件摆放,其他的配置电阻电容可以靠上放置,中间留出主干道空间:此处的电源跟地的走线完全满足不了载流:自己铺铜处理或者加粗走线。走线不要从器件内部穿过:主干道的铜皮不要太细了,尽量都均匀点:电感内部当前层挖空处理:以上评审报告来源
差分线可以在优化一下2.晶振走内差分,且包地处理,并在地线上打过孔3.注意等长线之间需要满足3W4.网口除差分信号外,其他的都需要加粗到20mil5.存在一处开路报错以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训
差分对内等长凸起高度不能超过线距的两倍2.差分出线要尽量耦合3.TX和RX要创建等长组进行等长4.确认一下此处是否满足载流,加粗线宽以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:
器件干涉2.地网络就近打孔,缩短回流路劲3.差分对内等长凸起高度不能超过线距的两倍4.差分走要耦合,且满足差分间距要求5.注意走线不要有直角,后期自己优化一下6.VREF的线宽最少要加粗到15mil以上7.差分对内等长误差5mil8.反馈线
电源输出打孔要打在电容后面2.反馈信号要走10mil3.等长存在误差报错4.差分走要满足差分间距要求,等长原则是哪里不耦合,就在哪里进行等长5.VREF线宽最少要加粗到15mil以上6.注意器件摆放不要干涉以上评审报告来源于凡亿教育90天高
注意绕蛇形不要有直角2.差分线等长凸起高度不能超过线距的两倍3.存在多余的走线4.过孔不要上焊盘5.VREF的电源信号走线最少要加粗到15mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫