- 全部
- 默认排序
1.232的升压电容走线需要加粗2.走线尽量不要从小电阻电容中间穿线,容易造成短路3.USB走线不满足差分间距规则,可以打孔4.焊盘出线需要优化一下,拉出焊盘在进行加粗5.晶振需要包地处理,其他信号线不要从晶振里面穿6.USB差分对内等长5
电感所在层的内部需要挖空处理2.反馈需要走一根10mil的线3.铺铜尽量包住焊盘,避免出现开路现象4.注意此处是否满足载流,后期自己加宽一下铜皮宽度5.走线尽量走直线,不要有直角,高速信号线才会用到圆弧走线6.电感下面尽量不要放置器件7.电
此处的电阻电容塞到芯片底部,跟对应网络进行连接:机壳地跟电路地之间至少间距2MM,除了 跨接器件部分:变压器每层都需要挖空:变压器上除了差分其他信号加粗到20MIL:晶振注意从滤波电容那里包地处理:一把RX 或者TX的信号线尽量是一把紧凑整
信号线不满足3w间距数据线和地址线之间最好画一条加粗的gnd间隔开来以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm
1.485的内差分需要再优化一下2. 模拟信号下面尽量不要穿别的信号线,后期自己换一下走线路径3. 电容尽量靠近管脚放置,一个管脚一个4. 跨接器件旁边尽量多打地过孔,分割间距最少1mm5. 网口除差分信号外其他的信号都需要加粗到20mil
1.电源滤波电容尽量靠近管脚摆放均匀放置,尽量一个电源焊盘放一个电容2.器件摆放干涉3.地址线分组错误,缺少部分信号4.信号线布线造成闭合回路。5.顶层低层没有铺铜,导致地焊盘没有连接过孔。6.时钟没有和地址线等长以上评审报告来源于凡亿教育
1、在做 PCB 设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,这个用蛇形走线绕长信号线的处理过程,就是我们俗称的 PCB 信号等长处理。等长的目标
为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。由于最小线宽和最小线
为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。由于最小线宽和最小线
变压器旁边的走线处理信号线其他的都要满足20mil差分对内等长控制在5mil以内RX和TX的信号要建等长组等长的,中间最好画一条gnd间隔开。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码