- 全部
- 默认排序
差分线锯齿状等长不能超过线距的两倍2.差分对内等长误差5mil3.差分出线要尽量耦合4.走线需要优化一下5.RX和TX要创建class,进行等长处理,误差100mil6.时钟信号需要包地处理7.注意除了散热过孔其他的都可以盖油处理8.注意线
跨接器件旁边尽量多打地过孔,间距最少1.5mm,有器件的地方可以不满足,其他地方尽量满足2.网口差差分外,其他信号需要加粗到20mil3.差分线可以在优化一下4.滤波电容靠近管脚摆放,器件可以放底层5.走线与焊盘同宽,拉出来再进行加粗6.晶
同步BUCK降压变化器是应用非常广泛的一种电源结构,其工作频率由早期的低于100KHz,提高到200KHz、300KHz、350KHz、500KHz、1MHz,甚至更高,工作频率的提高带来的好处是电源系统的体积降低,但是,缺点就是开关损耗会增加。功率MOSFET在进一步减小导通电阻、降低导通损耗的同
注意电源输出主干道的器件尽量是中心对齐下,还可以优化:看下电源输入输出对应的GND如果需要单点接地就直接在中间的IC散热焊盘上打地过孔即可,其他的过孔删除:注意铜皮尽量用动态铜皮:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PC
能铺完一整块铜皮的就一次铺完,优化下:过孔打在第一个电容输入前面:上述一致问题,能铺完的就整体铺完,不要太多这种碎铜:铺铜尽量美观,不要直角锐角,尽量全部钝角铺铜:不合格的铜皮都重新绘制铺配置电阻电容还有飞线,没有连接:注意焊盘出线注意规范
铜皮注意不要直角以及锐角,尽量钝角,都有优化下:电感当前层的内部可以挖空处理:注意这里GND铜皮瓶颈处加宽铜皮宽度尽量铜皮宽度均匀点:注意反馈信号加粗8-10MIL即可:此处器件不要干涉了:其他的没什么问题,特别注意整体铜皮需要优化。以上评
电容要靠近管脚摆放2.走线需要再优化一下, 可直接连接上过孔3.电容靠近管脚放置4.TX和RX之间尽量走一根地线进行分割,或者保持20mil间距5.时钟信号需要包地以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班
1.232的升压电容走线需要加粗2.走线尽量不要从小电阻电容中间穿线,容易造成短路3.USB走线不满足差分间距规则,可以打孔4.焊盘出线需要优化一下,拉出焊盘在进行加粗5.晶振需要包地处理,其他信号线不要从晶振里面穿6.USB差分对内等长5
电源输出应该从滤波电容后面进行输出打孔2.电源输入主干道尽量铺铜处理,满足载流。此处要先经过电容在输入到电感3.输出滤波电容应该放置在主干道上,先大后小4.反馈信号需要从最后一个滤波电容后面取样,走一根10mil的线5.此处走线需要再优化一
晶振走内差分需要再优化一下2.地分割间距最少满足1mm3.锯齿状等长不能超过线距的两倍4.网口除差分线外,其他的都需要加粗到20mil5.模拟信号尽量一字型布局6.电感所在层的内部需要挖空7.反馈需要从最后一个电容后面取样8.数据线和地址线