找到 “中间” 相关内容 条
  • 全部
  • 默认排序

差分走线要尽量耦合2.小电容靠近管脚摆放3.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.RX和TX需要创建等长组进行等长,误差100mil,中间用根地线进行分隔5.时钟信号需要包地处理6.焊盘需要添加阻焊进行开窗处理,要不后期不能进

90天全能特训班19期 AD - fmc-百兆网口

跨接器件旁边尽量多打地过孔,间距最少1mm,有器件的地方可以不满足2.地网络直接就近打孔,走线不要从小器件中间穿,容易造成短路3.等长存在误差报错4.注意等长线之间需要满足3W间距5.注意一下此处是否满足载流6.器件摆放不要干涉一脚标识7.

90天全能特训班19期 AD - fmc-千兆网口

网口除差分信号外,其他的都需要加粗到20mil2.差分出线要尽量耦合3.差分需要进行对内等长,误差5mil4.注意RX和TX创建等长组,走线需要满足3W间距5.注意线宽尽量保持一下6.过孔尽量不要打在两个焊盘中间,7.焊盘上存在多余的线头以

90天全能特训班19期 AD - Tbabhs-百兆网口

网口差分需要进行对内等长,误差5mil2.差分走线要尽量耦合3.差分走线可以在进行一下优化4.时钟信号需要单独包地处理5.电容尽量靠近管脚摆放6.此处走线尽量与焊盘同宽,拉出来再进行加粗,加粗尽量渐变,不要突然变很大7.中间可以多打过孔进行

90天全能特训班19期 AD - 蔡春涛-百兆网口

电源跟地都没有处理,还存在飞线,一定需要处理:配置电阻电容可以向上或者向下移动,中间布局优先于电源主干道,重新优化下布局:并且配置电阻电容尽量整体对齐以及紧凑,不要太松散了:一路跟二路的输入电源都没有铺铜连接:输出主干道的铜皮太窄,完全满足

全能19期-茉宣第一次作业1——DCDC

优先主干道的器件摆放,其他的配置电阻电容可以靠上放置,中间留出主干道空间:此处的电源跟地的走线完全满足不了载流:自己铺铜处理或者加粗走线。走线不要从器件内部穿过:主干道的铜皮不要太细了,尽量都均匀点:电感内部当前层挖空处理:以上评审报告来源

全能19期-Allegro-茉宣DCDC2

网口信号除差分外,其他的都需要加粗到20mil2.差分走线可以在优化一下3.晶振需要走内差分,并且包地处理4.走线尽量钝角,不要有尖角5.差分对内等长存在误差报错6.走线尽量不要从小器件中间穿,后期容易造成短路7.注意器件摆放不要干涉8.顶

90天全能特训班19期allegro -谢程鑫-千兆网口

铺铜和走线选择一种即可,铺铜尽量把焊盘包裹住,避免开路2.注意电感下面尽量不要走线和放置器件,后期自己优化一下布局,把器件靠近芯片管脚放置3.中间的散热过孔需要开窗处理,底层可以铺铜开窗,增加散热4.存在开路以上评审报告来源于凡亿教育90天

90天全能特训班19期AD -梦初-PMU

注意此处扇孔可以直接打在走线中间,这样拉出去形成了直角:注意个别过孔的间距,不要割裂了铜皮:注意数据组跟地址控制时钟组之间用GND走线隔开:再有空间的情况下 ,自己处理下。等长注意GAP尽量大于等于3W长度:优化处理下。其他的等长误差没什么

全能19期-Allegro-Charlie_Wu-第五次作业-SDRAM设计

变压器旁边的走线处理信号线其他的都要满足20mil差分对内等长控制在5mil以内RX和TX的信号要建等长组等长的,中间最好画一条gnd间隔开。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

575 0 0
倩-第三次作业-百兆模块PCB设计作业评审