- 全部
- 默认排序
在我们进行PCB设计的时候,内电层的规则设置主要使用的对象我们从名字上就能识别出来。什么样的板子有内电层,那当然是多层板的设计。所以内电层规则主要用于多层板设计的负片。如果大家对于正片与负片的区别与概念还不太清楚的话,可以去我们的pcb联盟网去搜索正片与负片的区别及其概念的一些技术文章,方便理解。
在进行PCB设计的时候,会用到差分,那么首先的第一步就是创建差分,创建完的第二步就是对于刚刚创建的差分进行规则的设置了。在PCB中差分规则是如何设置的呢?如果大家对于差分的创建还不熟悉的,可以去我们的pcb联盟网去搜索对应的技术文章去看看,加强自己的理解。在此就不再叙述了,我们主要讲解对于差分的规则设置。
今天我们来讲解一个比较简单的操作,就是在AD中怎么显示与隐藏原理图库的网络名字?对于这个问题,虽说很简单也比较容易操作起来,但是总是偶尔会有学员或者交流群里面的爱好者来提问,我们今天就在这里关于这个问题写一篇技术文章,统一进行回复了,发布在我们的pcb联盟网里面,如果大家以后碰到什么问题,可以先去pcb联盟网去搜索一下,我们技术支持的老师写过很多对应操作的技术文章在里面。
关于我们在AD中生成坐标文件其实在输出Gerber的时候 ,就已经讲解说明过了。pcb联盟网里面就有郑老师讲解导出Gerber的视频,大家有不明白的可以自己搜索去看一看。我们今天主要讲解的是如何用AD软件单独的生成PCB坐标文件。
我们在元件库中编辑完元件之后,就需要将这些我们编辑的元件放置到原理图中去进行原理图设计了。那么我们如何去将这些元件库中的元件放置到原理图中去呢?这个操作又需要怎么样去实现呢?我就以AD19为例去进行这项操作的教程编辑,跟这个我一步一步去进行操作吧!
答:常见的PCB封装有有如下几种,如下所示,这些常用的封装,可以直接去我们的本书的交流论坛——pcb联盟网的“封装库论坛”进行下载学习。Ø 电阻、电容、电感,如图1-8所示: 图1-8 阻容感封装展示Ø 二极管、三极管,如图1-9所示: 图1-9 二极管、三极管封装展示Ø 排阻类器件(4脚、8脚、10脚、16脚等),
答:降低串扰的方法有如下几种:增加信号路径之间的间距、用平面作为返回路径、使耦合长度尽量短、在带状线层布线、减小信号路径的特性阻抗、使用介电常数较低的叠层、在封装和接插件中不要共用返回引脚、使用两端和整条线上有短路过孔的防护布线,更多关于PCB中降低串扰的处理方法,可以到本书学习论坛“pcb联盟网”免费下载学习。
答:常见的PCB封装有有如下几种,如下所示,这些常用的封装,可以直接去我们的本书的交流论坛——pcb联盟网的“封装库论坛”进行下载学习。
【直播时间】11月4日 晚8点【直播介绍】在开关电源设计时,设计工程师经常会碰到由于接地点设计不合理,导致设计的产品存在EMI的问题,本次直播从电磁干扰产生的根源和大家分析产生地弹的原因,并且给大家介绍优化、减小地弹的设计方法及思维。【直播大纲】1、BUCK拓扑结构电路介绍 2、BOOST拓扑结构电路介绍3、如何减小设计时地弹影响 4、交流互动,问题解答【讲师介绍】龙学飞:pcb联盟网电子论坛特邀版主,凡亿技术PADS、封装课程金牌讲师,熟练使用Allegro、PADS、AD等EDA设计软件,10年+高速PCB设计与EDA培训经验;具备丰富的高速高密度PCB设计实践和工程经验,擅长消费类电子、高速通信等各类型产品PCB设计,擅长PCB封装库设计与管理,有丰富CIS系统(零件物料信息系统)设计与管理经验。