- 全部
- 默认排序
简介 随着芯片设计日趋复杂,片上网络(NoC)已成为实现异构计算组件之间高效数据通信的重要组成部分。然而,向 3D 芯片设计的过渡和基于芯片的架构的兴起为 NoC 技术带来了新的挑战和机遇。本文将引导您了解三维空间中 NoC 的演变情况,介绍关键注意事项和新兴方法。NoC 日益重要NoC 是现代复杂
晶振设计指南
本文章主要是翻译ST的资料AN2867,文件下载地址:https://www.st.com/content/ccc/resource/technical/Document/application_note/c6/eb/5e/11/e3/69/43/eb/CD00221665.pDf/files/CD
在日常开发项目中,显示屏是经常使用的一个部件,显示屏的种类也是多种多样,但对于开发者来说,主要关心的是显示屏所用到的驱动芯片,本次给小伙伴们带来的是 STM32 下的 HAL 库硬件 SPI 驱动 320*240 分辨率的 TFT-LCD,LCD 显示屏驱动芯片为 ST7789,一步步实现如何驱
为什么我用AD画原理图时候,把两个器件引脚放一起然后拉开,他们之间却没有引线呢?是不是需要哪里设置还是其他的?
图示的线段位于这个层( BoarD Geometry\Outline ),红色箭头部分,要做V形切割,有如下两个疑问:1、如何将需要切割的线段(红色箭头处)表示在Art文件里?2、切割角度和深度如何表示在Art文件里?
用Design Entry CIS生成逻辑网表的时候没有报错,能够成功的生成pxlBA.txt,netlist.log,pstchip.Dat,pstxnet.Dat,pstxprt.Dat五个文件,这五个文件在同一个文件夹NetList下。然后一个叫work2的文件夹使用PCB Design GX
allegro中导出的Dxf文件时提示Given layer filename Does not exist.在我的笔记本上,不是第一次装allegro。换一台电脑,一模一样的操作,Dxf文件是可以正常导出的,不会提示这个,求解决。