- 全部
- 默认排序
180天掌握FPGA开发全流程软件操作及项目流程,设计模版化+设计步骤化:帮助学员训练成严谨的逻辑设计思维。做到设计有步骤、有根据、有规范性的设计。
1案例说明1. Kintex-7 FPGA使用SRIO IP核作为Initiator,通过AD9613模块采集AD数据。AD9613采样率为250MSPS,双通道12bit,12bit按照16bit发送,因此数据量为16bit * 2 * 250M = 8Gbps;2. AD数据通过SRIO由Kin
180天掌握FPGA开发全流程软件操作及项目流程,设计模版化+设计步骤化:帮助学员训练成严谨的逻辑设计思维。做到设计有步骤、有根据、有规范性的设计。
1案例说明1. Kintex-7 FPGA使用SRIO IP核作为Initiator,通过AD9613模块采集AD数据。AD9613采样率为250MSPS,双通道12bit,12bit按照16bit发送,因此数据量为16bit * 2 * 250M = 8Gbps;2. AD数据通过SRIO由Kin