No data
写文章
发视频
提问题
传文档
电子设计讲堂 专家精讲课程 知识传授指导
前沿电子资讯 电子技术干货 经验知识总结
设计问答汇总 在线答疑解惑 达人倾囊相授
专业行业文档 知识类目清晰 要点一键下载
阻抗计算神器 多层板阻抗 凡亿层压结构
PCB设计指南 EDA设计指南 封装设计指南
Symbol下载 PCB封装下载 3D模型下载
凡亿Skill工具 敷铜脚本插件 快速添加差分
技术题库汇总 如何谈薪资 常见面试技巧
优质电子公司 专业人才简历 高薪一键触达
凡亿是国内领先的电子研发和技术培训提供商,是国家认定的高新技术企业。以“凡亿电路”“凡亿教育”作为双品牌战略,目前近110万电子会员,技术储备为社会持续输送7万余人高级工程师,服务了1万多中小型企业合作伙伴。
注意数据线之间等长需要满足3W
2.次根信号等长不满足原理图要求
3..地址线之间等长也需要满足3W
4.存在开路
以上评审报告来源于凡亿教育90天高速PCB特训班作业评审
如需了解PCB特训班课程可以访问链接或扫码联系助教:
https://item.taobao.com/item.htm?spm=a1z10.1-c-s.w21136784-21870440400.21.5c7b5284NnAAq6&id=601258730169
某新手在论坛上发了一篇帖子,把自己的处女PCB布线图贴出来。另外还提出了自己的小见解:问一下,我觉得自动布线挺好用的啊,只要布局好了,规则设置好了,很快就能生成图。为什么都说自动布线不好。猜测可能是还想求赞,结果被批得惨不忍睹网友A:给你的
注意差分走线要尽量耦合走线2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.走线尽量不要从小器件中间穿,后期容易短路4.此处尽量电容靠近管脚摆放5.差分需要进行对内等长,误差5mil6.RX和TX需要分别创建等长进行等
进行PCB设计的时候,每当有两个元件相隔很远,但是又想对于这两个器件进行位置的互换。这种情况多适于PCB设计完成之后,想要将两个元器件进行位置的交换,但是直接拖动进行位置互换的话又会引起非常多的报错,导致后期还要修改很久。
Altium Designer走差分线出现网格是什么原因?答:如图1所示,在AD软件中走差分线出现网格主要是差分线的未耦合长度没有满足差分规则所导致的,未耦合长度指的是差分线中不满足差分间距的长度。图 1 差分走线出现网格走线当出现这种错误
区域规则设置是针对某个区域来设置规则,为了满足设计阻抗和工艺能力的要求,需要对个别区域设置特殊规则的线宽走线或者间距或者过孔大小等,这个时候可以对这个区域进行特殊规则设置,常用于各类不同pitch间距的BGA。
pcb行业大佬
发文章
Logic原理图中对单个器件进行PCB封装分配的方式
【第七期】射频电路实战特训班
Altium designer19 project工程菜单栏的命令的具体含义
鸿蒙开发教程之鸿蒙内核liteos-a移植_基于STM32MP157
PCB提高篇
IEEE754 浮点传输协议的实现
2023-08-21 16:30:02
2023-08-26 13:52:07
2023-08-26 13:52:41
2023-08-26 13:52:59
2023-08-27 22:52:59
2023-08-30 15:55:42
2023-09-09 14:36:37
2023-09-09 15:31:00
2023-09-09 15:41:33
2023-09-09 16:37:29
2023-09-09 16:38:54
我要投稿
技术文章
视频教程
百问百答
下载APP
在线客服