- 全部
- 默认排序
焊盘出线需要优化一下2.铜皮需要优化一下,尽量不要直角,建议45度3.差分走线需要耦合,后期自己调整一下4.差分对内等长误差5mil所有差分对都要注意一下5.负片层需要指定网络进行连接6.差分走线需要按照阻抗线宽线距进行走线,避免发生阻抗突
差分线对内等长误差5mil,同一组差分误差5mil规则要分开进行设置,后期自己处理一下2.焊盘出线不要走直角3.差分对内等长尽量在不耦合处进行等长4.注意器件摆放不要超出板框5.差分走线要耦合走,后期自己优化一下6.后期自己在地平面铺铜,把
注意等长线之间需要满足3W规则2.VREF电源需要加粗到15mil以上3.等长超出误差值4.滤波电容尽量均匀摆放,确保一个管脚一个5.反馈需要加粗到10mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可
差分信号尽量包地包完全:此处上述一致原因,可以优化:此处电源信号的铜皮尽量优化宽一点,不然整体的铜皮载流量是从最窄处计算的:差分对内需要做等长处理,误差胃5MIL:此对差分没有做等长处理:其他的没什么问题。以上评审报告来源于凡亿教育90天高
焊盘出线不规范,不能从侧面出线,出线的时候线宽不要大于焊盘宽度这个变压器下面的挖空可以在宽一点rx和tx没有做等长,信号线中间不要变化线宽时钟没有包地处理两个不同的地除跨接器件外其他的地方连接要不小于1.5mm差分对内等长误差大于5mil以
电源网络DP3V3全都是飞线显示,内层存在电源层赋予对应网络即可:电源平面层没有赋予网络,导致存在飞线网络没有连接:焊盘扇孔注意对齐,都没对齐,需要修改:类似这种过孔内存在线头的自己删除:注意走线优化:地址线内还存在误差报错:不需要拉线的地
等长存在误差报错2.注意地址线之间等长也需要满足3W规则3.尺寸走线需要优化一下,尽量不要走直角4.地址线等长存在误差报错后期自己调整一下时钟差分信号中高端匹配电阻应该靠近T点放置等长可以在优化一下,满足3W的前提尽量紧凑一些,提高空间利用
时钟走线包地打孔处理差分对内等长错误,按照规范绕线变压器下方铺铜挖空多处尖细铜皮rx、tx需要分别建立等长组,控制100mil误差等长以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教
器件靠近管脚放置变压器除差分走线以外其他所有走线都加粗到20mil过孔没有焊盘,焊盘应是孔的2倍+-2尺寸多余无网络过孔、走线,造成天线报错差分信号换层在旁边加回流地过孔差分间距错误差分布线错误,应按照差分布线先后连接焊盘最主要电源布线载流
注意地址线与数据线之间尽量加一根地线进行分开2.注意数据线尽量整组走一起,中间不要加入地址选项,后期自己优化一下走线路径数据线等长存在误差报错片选信号也需要加入地址线组里面进行等长注意此处需要满足原理图要求注意需要把电源和地网络在平面层处理