- 全部
- 默认排序
答:我们在进行设计的时候,如果是在同一层进行铺铜处理,当出现有两个或者两个以上的铜皮重叠的情况出现,如图6-106所示,A铜皮与B铜皮重叠在一起,A铜皮的优先级要高于B铜皮,所以A铜皮是保持原来的形状的,B铜皮会自动避让一块。
答:我们对于高速信号传输,比如差分信号、一组总线传输,都需要对其进行时序等长处理,在16.6版本以上,Allegro软件推出了自动等长的功能,在空间足够的情况下,是可以采用自动等长的功能,省去手动绕等长的时间,具体操作步骤如下所示:
答:一般我们在处理PCB走线的时候,都是45度走线,当遇到比较高速的信号时,为了满足阻抗的一致性,可以设置成为圆弧走线,在16.6版本以后,可以对45度的走线自动转换为圆弧的功能,具体操作如下:
答:我们在PCB设计完成之后,PCB中的差分信号线宽线距已经决定好了,有时候会因为一些阻抗的变化或者叠层的变化,是差分信号的线宽线距会发生变化,我们需要对差分的线宽线距进行修改,手动去修改会比较麻烦,这里讲解一下,如何对差分信号的线宽线距进行自动调整,具体操作如下所示:
答:在进行PCB设计的的时候,为了防止突发状况的发生,一般都会进行随时保存,做久了以后还是会忘记去保存,所以Allegro软件提供了自动保存的功能,这里我们讲解一下如何进行自动保存,以及自动保存的时间如何设置,,具体操作如下:
答:ICT (In Circuit Tester,自动在线测试仪)是印制电路板生产中重要的测试设备:用于焊接后快速测试元器件的焊接质量,能迅速定位焊接不良的引脚,以便及时进行补焊。体现在PCB设计上,则需要在设计中添加用于ICT测试的焊盘,并对符合测试点要求的焊盘添加测试点属性。因测试点焊盘和间距及位置有严格的要求,对于有ICT设计要求的板卡,建议在设计前就明确添加ICT的网络,拟定ICT的添加计划,在设计的过程中边布线边添加。如果在设计完后再添加ICT测试点,必将大量返工,甚至有的网络根本无法
答:设计PCB过程中,若设计中有差分对信号,则需要将是差分的2个信号设置为差分对,设置差分对有2种方式:手动添加及自动添加。
答:在Allegro PCB中,会经常切换走线线宽,一般Allegro PCB默认是记忆走线线宽的,即走完一个信号在连接一个新的网络线时,软件会默认使用连接上一个网络所使用的线宽。可以通过设置,让软件不执行自动记忆上一次走线宽度。
答:添加钻孔表格时,有时候系统自动生成的表格数据是重叠的,如图6-291示。
答:对于一些简单的,空间比较足的PCB,Allegro软件可以进行自动布线设计。第一步,将布线的线宽、间距规则设置好。点击Route-PCB Router-Route Automatic选项,如图6-305所示;