找到 “网络” 相关内容 1372 条
  • 全部
  • 默认排序

页间连接符号用于在相同页面或不同的页面之间进行元件的连接。当生成网表文件时,PADS logic自动将相同页间连接符号的网络连在一起。熟悉使用logic软件会发现画原理图效率其实也是很高的,视频当中介绍了怎样批量快速添加页间连接符的方法。

logic怎样快速添加页间连接符

熟悉logic软件会了解其实这个软件画原理图的效率也是很高的,掌握一些技巧类的操作方法,可以提升我们的设计效率。视频当中介绍了怎样添加总线和批量添加网络的方法。

logic当中怎样添加总线和批量添加网络名

在logic软件当中绘制好原理图之后,要对某个器件或某个网络去进行查找。可以利用无模命令当中的“S”来进行操作,PADS当中的无模命令可以理解是PADS软件的快捷键,是我们需要去熟记的。

如何在logic中查找器件、网络等元素

本系列课程针对有意向学习嵌入式软件开发的童鞋,从零开始、深入浅出,全套教程按照主流培训机构(达内、尚观、华清远见、粤嵌、国信安等)嵌入式、物联网等课程体系设计,内容涵盖:linux系统基础、shell、linux C编程、linux系统编程、网络编程、ARM体系结构及汇编语言、ARM裸机编程、linux系统移植(uboot移植、linux kernel移植、rootfs制作)、linux驱动开发等模块。分多个子课程逐步学习。

嵌入式工程师养成计划—朱老师带你零基础学Linux

在logic软件当中绘制好原理图之后,要对某个器件或某个网络去进行查找。可以利用无模命令当中的“S”来进行操作,PADS当中的无模命令可以理解是PADS软件的快捷键,是我们需要去熟记的。

如何在logic中查找器件、网络等元素

本次小视频主要介绍,除了跨页符、global设置、part设置之外的跨文件的使用方法,比如我们的束线的使用,跨页更加便捷的实现层次以及多层次的一个设计。

原理图网络跨文件束线的使用

NO ERC检查点就是忽略ERC检查点,是指这个点附加的元件的管脚在进行ERC的时候,如果出现错误或者警告将被忽略过去,不影响网络报表的生成。

Allium Designer放置NO ERC检查点

我们在画PCB时,经常会遇到要修改封装或修改原理图等操作。不推荐直接在PCB中非ECO模式下修改,这样会和orcad原理图不同步。我们采用修改orcad原理图,然后由pads layout软件来进行ECO网表的对比来修改我们的PCB文件。

Layout pcb文件ECO网络表对比

OrcadCapture 为业界公认的原理图软件之一,其接口丰富,可以生成大多数PCB软件的网络表,有较好的口碑,为大多数公司所接受,出图也比较精美。通常我们使用Orcad 来做原理图,用PADS来layout,这是大多数人的选择。那用orcad怎样来导出网表转到layout当中去进行设计是我们要掌握的。

orcad怎样导出第三方网表到PADS Layout

等长线是为了减少信号相对延时,常用在高速存储器的地址和数据线上,简单来说:等长线的作用,就是让信号传输的速度一致。在pads软件中只能在routet里面才能建立匹配长度的网络组,并进行等长的工作。

PADS Router怎样添加等长组