找到 “线头” 相关内容 条
  • 全部
  • 默认排序

电感所在层内部需要挖空处理2.走线未连接到焊盘中心3.pcb上还存在网络未进行连接4.铺铜尽量包裹住焊盘,容易造成开路5.注意过孔不要上焊盘6.过孔离存在多余的线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班17期AD-黄玉章-PMU-作业评审

PCB上存在多处开路2.确认一下此处是否满足载流,铺铜尽量包裹焊盘3.此滤波电容靠近管脚放置4.器件摆放尽量对齐处理5.焊盘里存在多余的线头6.电感所在层的内部需要挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PC

90天全能特训班17期AD-江-PMU-作业评审

1.确认一下此处是否满足载流2.pcb上存在3出开路3.焊盘里面存在多余的线头4.差分对内等长,锯齿状不能超过线距的两倍5.滤波电容靠近管脚放置,直接连接即可6.器件摆放不要干涉1脚标识7.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天

90天全能特训班17期 AD-花生果汁-千兆网口-作业评审

电感所在层的呢恩不需要挖空2.差分线对内等长处理不当,锯齿状等长,凸起高度不得超过线距的两倍3.注意数据线等长需要满足3W规则4.差分出线要尽量耦合5.存在多余的线头6.注意过孔不要上焊盘7.注意器件摆放过近,建议最少1.5mm8.过孔需要

90天全能特训班16期AD-晴栀-2DDR-作业评审

1.布线尽量避免从焊盘宽方向和四角出线,多处出线从宽方向出线。2.需要加粗的走线在焊盘里面需要和焊盘一样宽,出焊盘后再加宽。3.走线避免锐角和线头4.存在很多尖岬铜皮、碎铜、直角锐角铜皮5.继电器和电感容易影响其他信号和污染地网络,器件下方

1042 0 0
李家申-6槽充电器 pcb-公益评审报告

数据线一组只有9根线,其他信号不要添加进来,高八位少一根LDQM12.数据线和地址线建议添加一根最少20mil的地线进行隔开3.过孔里存在多余的线头4.地址线分组错误,有电阻几根网络也需要添加进来进行一起等长,还有时钟信号5.走线需要从焊盘

90天全能特训班17期AD-Amusing-1SDRAM-作业评审

此芯片采用单点接地,就是输入输出和配置电路的地要连接在IC下方进行回流2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.反馈线10mil即可4.主干道铺铜即可,不用多走一根线5.过孔里存在多余的线头以上评审报告来源于凡

90天全能特训班18期pads-吴金-DCDC

电流尽量从最后一个电容后面输出,自己调整一下铜皮宽度存在DRC报错3.此处铜皮宽度尽量加宽一些4.存在stub线头以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://i

90天全能特训班18期 pads-我爱罗-DCDC

单点接地,此处不用打孔,直接在顶层连通,下面的反馈可以打孔走底层2.反馈要从最后一个电容后面取样3.电容放置应该先大后小4.注意打孔不要离焊盘太近,尽量不要上焊盘5.电感所在层的内部需要挖空处理6.焊盘上存在多余的线头7.存在开路8.散热过

90天全能特训班18期-AD李侠鑫-DCDC

滤波电容放置尽量一个管脚一个2.此处需要优化一下,走线尽量短3.时钟信号需要单根包地处理4.存在多余的线头5.RX未添加class,以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:

90天全能特训班18期AD-李阳-百兆网口