找到 “等长” 相关内容 条
  • 全部
  • 默认排序

注意焊盘出线规范后期自己优化一下2.差分对内等长凸起高度不能超过线距的两倍3.注意差分走线要尽量耦合4.一层连接不用打孔,注意不要出现STUB线头5.CC1和CC2属于重要信号,走线需要加粗6.注意差分信号包地要在地线上打上地过孔7.过孔需

90天全能特训班22期AD-焦彦芸-USB3.0

建议平面层的分割带宽度至少20MIL:地址信号类的等长还存在个别信号的误差报错:误差报错的信号自己再去等长优化。建议地址跟数据线两个类之间的信号可以走一根GND信号线进行分割开:或者自己预留20MIL的宽度。整个电源平面的信号都是3.3V信

AD-全能22期-空沙---第六次作业 1片SDRAM的PCB设计

走线之间、走线到过孔间距太近,信号线之间尽量保持3w间距,信号线到地网络保持6-8mli差分走线保持间距,走线后注意修线差分对间线长超过误差,对间等长控制10mil误差以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特

90天全能特训班22期-莱布尼兹的手稿 第六次作业 HDMI

差分对内等长误差超过+-5mil这里走线要优化一下这个cc1线不要比焊盘宽可以拉出后在加粗以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.c

429 0 0
PCB Layout 2024-04-15 17:36:02
USB3.0与typec接口作业作业评审

铜皮间距太小,所有间距最小不能小于4mil多处孤岛铜皮、尖细铜皮差分出焊盘尽快耦合优化布局走线尽量靠近,不会可以查看参考板走线太细,走线一般情况最细4mil,明明可以走4mil线宽差分对内等长绕线在引起不等长处绕线差分对内等长绕线拱起处长度

90天全能特训班22期-魏信-AD-第五次作业-USB3.0 PCB设计

多处存在开路报错焊盘应从短边出线,避免从长边和四角出线ddr和芯片放置太近,导致没有足够空间绕线,绕线很乱走线不能从同层器件中间穿过时钟线等长错误以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或

90天全能特训班22期-David AD - 第5次作业 -一片SDRAM模块

焊盘出线需要优化一下2.铜皮需要优化一下,尽量不要直角,建议45度3.差分走线需要耦合,后期自己调整一下4.差分对内等长误差5mil所有差分对都要注意一下5.负片层需要指定网络进行连接6.差分走线需要按照阻抗线宽线距进行走线,避免发生阻抗突

90天全能特训班22期AD-冯定文-USB3.0

差分线对内等长误差5mil,同一组差分误差5mil规则要分开进行设置,后期自己处理一下2.焊盘出线不要走直角3.差分对内等长尽量在不耦合处进行等长4.注意器件摆放不要超出板框5.差分走线要耦合走,后期自己优化一下6.后期自己在地平面铺铜,把

90天全能特训班22期Allegro-莱布尼兹的手稿-SATA

注意等长线之间需要满足3W规则2.VREF电源需要加粗到15mil以上3.等长超出误差值4.滤波电容尽量均匀摆放,确保一个管脚一个5.反馈需要加粗到10mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可

90天全能特训班22期AD-空沙-2DDR

差分信号尽量包地包完全:此处上述一致原因,可以优化:此处电源信号的铜皮尽量优化宽一点,不然整体的铜皮载流量是从最窄处计算的:差分对内需要做等长处理,误差胃5MIL:此对差分没有做等长处理:其他的没什么问题。以上评审报告来源于凡亿教育90天高

全能22期- 莱布尼兹的手稿 第十一次作业 SFP