找到 “百兆网口” 相关内容 条
  • 全部
  • 默认排序

差分对内等长凸起捣鼓不能超过线距的两倍2.差分出线可以在优化一下3.此处走线可以从焊盘拉出后子啊进行加粗处理4.差分对内等长误差5mil时钟信号需要单根包地处理,或者离其他信号20mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评

90天全能特训班20期AD-王志武-百兆网口

变压器下方所有层挖空铺铜差分换层打孔旁边要打回流地过孔差分对内等长绕线错误差分对内等长误差控制5mil范围内以太网转换芯片到CPU的tx、rx网络走线分别建立等长组,控100mil误差范围分别等长。电源输入接到第一个电容前方,在从最后一个电

480 0 0
Allaegro-弟子计划-程静—百兆网口模块作业

差分信号打孔换层 注意两侧打上地过孔,缩短回流路径:注意器件尽量整体中心对齐:过孔注意间距,不要造成平面割裂:变压器上除了差分信号 其他的加粗20MIL:差分对内等长误差控制在5MIL:RX TX需要对内做等长以上评审报告来源于凡亿教育90

Allegro-弟子- 金洲梁 第六次作业百兆网口模块设计

注意差分对内等长凸起高度不能超过线距的两倍2.变压器需要挖空所有层处理3.焊盘里面不要出现多余的线头4.电容靠近管脚摆放,均匀分配5.变压器挖空里面尽量不要走线6.注意tx分组少信号线7.焊盘要开窗处理,要不然不能进行上锡焊接,后期自己处理

90天全能特训班22期AD-小白-百兆网口

差分走线需要保持耦合从过孔内拉出:此处差分亚需要重新拉出耦合走线,并且差分对内等长需要注意规范:注意高度要小于2S。板上多余线头删除掉:其他的没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

AD-全能22期-申存湛-第3次作业-RJ45百兆网口的PCB设计

每组差分都要耦合走线,都不合格删除重新拉:先理解差分耦合走线,都不合格:差分走线间距都不一样,都要耦合:基本差分都要改,完全不合格。网口差分都是100OM,没有90:RX的走线等长还可以调整下,咬合等长即可,这样随意等长占的空间太大了:整板

AD-全能22期-焦彦芸-第三次作业-百兆网口的PCB设计

差分对内等长错误,按照等长绕线高度和长度不符合规范焊盘没有开窗相邻器件尽量朝相同方向整齐放置走线避免锐角对内等长误差不达要求,差分对内等长误差要求在5mil范围内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班22期-David AD(群昵称)-第三次作业-百兆网口设计

差分对内等长错误,应在引起不等长端绕线,绕线长度走线避免锐角同层链接多余打孔焊盘不完全连接,应连接到焊盘中间焊盘出线应避免从四角出线、在焊盘内拐弯以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或

90天全能特训班22期-杨皓文-第四次作业 百兆网口模块的PCB设计

变压器旁边的线要不低于20mil差分对内误差应在+-5mil内地址线要包地处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/ite

382 0 0
PCB Layout 2024-03-25 18:21:50
曾稳龙—第三次作业百兆网口模块PCB设计作业评审

差分线要按阻抗线宽线距要求耦合走线网口到芯片的差分都需要优化,后期自己好好理解差分,然后走线需要调整一下2.器件摆放尽量中心对齐处理3.走线需要优化一下,不要有锐角4.TX分组错误5.注意等长蛇形走线尽量45度,不要直角6.除了散热过孔,其

90天全能特训班21期AD-朱鹮-百兆网口