找到 “摆放” 相关内容 条
  • 全部
  • 默认排序

差分等长不规范,锯齿状等长不能超过线距的两倍差分对内等长都需要优化,不满足要求2.器件摆放尽量中心对齐3.注意过孔不要上焊盘4.此处走线不满足差分间距规则以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班17期 allegro -马晓轩 -USB3.0-作业评审

此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天

90天全能特训班17期AD-K-USB3.0-作业评审

器件摆放干涉,如生产会造成两个器件重叠无法焊接。部分器件摆放过于紧凑,间距大小不一不同方;建议器件对齐等间距摆放,尽量相邻器件同方向放置。J8连接器应该放到电路的输出末端,电源应该铺铜加大载流电源应该从电阻流到芯片在到连接器。焊盘应该出宽方

郭嘉辉+第二次五路dcdc作业评审

存在多处尖岬铜皮和孤岛铜。2. 多处器件摆放干涉,如生产会造成两个器件重叠无法焊接。3.部分管脚存在开路。4.数据线分组错误,少了LDQM和HDQM5.地址线分组错误,缺少部分信号;以设计规范为准。以上评审报告来源于凡亿教育90天高速PCB

90天全能特训班17期马晓轩+allegro 2片SDRAM菊花链模块作业评审

作业未完成。很多布线、过孔没有网络,线宽不一致导致阻抗不连续、有直角。铜皮避让中间没连上,应该在铜皮属性栏换个链接方式。存在多处开路器件摆放干涉差分出线不耦合前后不一致,差分esd器件就近打孔差分走线不耦合,没有对内等长。变压器下面没有铺铜

90天全能特训班宋亚军-千兆网口模块布局布线-第二次提交作业评审

添加的地线尽量多打地过孔2.数据线一组尽量走一起,中间不要有地址线3.此处网络需要加入class一起进行等长4.电源需要处理一下,器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

90天全能特训班17期 AD-蒋冠东 -1SDRAM-作业评审

走线未连接到过孔中心2.器件干涉3.时钟信号等长不符合规范4.滤波电容尽量靠近管脚摆放,尽量一个管脚一个5.直接在电源层铺一个整版电源即可以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系

90天全能特训班17期 AD-花生果汁 -1SDRAM-作业评审

跨接器件旁边尽量多打地过孔2.此处为电源网络,线宽需要加粗3.确认一下此处是否满足载流,线宽尽量一致4.晶振下面不要走线5.差差分之外,其他的信号都需要加粗到20mil6.器件摆放不要挡住1脚标识7.注意等长线之间需要满足3W规则,与时钟信

90天全能特训班17期pads- CZS-千兆网口-作业评审

器件摆放太近,建议2mm2.晶振尽量靠近芯片摆放,走内差分,并包地处理3.注意TX,RX等长线之间需要满足3W规则4.TX整组包地少一根TXD35.电源信号可以在电源层处理6.此处差分走线需要优化一下7.变压器除产信号外,其他的都需要加粗到

90天全能特训班18期allegro-Mr. 韩-千兆网口

次芯片采用单点接地处理2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.器件摆放不要干涉极性标识,后期焊接过程过程中不好辨认4.输入主干道尽量一字型布局5.期间摆放建议中心对齐理解一下单点接地,其他没什么问题以上评审报

90天全能特训班18期pads-吴金-DCDC