- 全部
- 默认排序
走线未连接到过孔中心2.差分出线需要优化一下3.线宽突变,确认一下具体线宽,尽量保持统一4.电源一层连通,无需打孔5.差分处理不规范,锯齿状等长不能超过线距的两倍6.pcb上存在开路7.RJ45座子需要挖空以上评审报告来源于凡亿教育90天高
电感所在层的内部需要挖空处理2.铺铜进行包裹住焊盘,这样容易造成开路3.pcb上存在很多无网络过孔4.pcb上存在很多开路5.pcb上存在短路6.反馈从滤波电容后面取样以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特
差分对内等长误差5mil2.未添加TR和RX的class3.包地要在地线上 打过孔4.器件干涉5.差分出线要尽量耦合6.时钟信号需要包地处理,并且打上地过孔7.pcb上存在两处开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需
差分对内等长误差5mil2.锯齿状等长不能超过线距的两倍3.走线未连接到过孔中心,容易造成开路4.线宽尽量保持一致5.pcb上存在4出开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系
1.确认一下此处是否满足载流2.pcb上存在3出开路3.焊盘里面存在多余的线头4.差分对内等长,锯齿状不能超过线距的两倍5.滤波电容靠近管脚放置,直接连接即可6.器件摆放不要干涉1脚标识7.注意过孔不要上焊盘以上评审报告来源于凡亿教育90天
差分走线不满足间距2.差分出线要尽量耦合,走线不要有直角差分走线都存在问题,自己后期重新优化一下3.网口差分要进行对内等长,误差5mil5.pcb上存在开路6.线宽尽量保持一致7.时钟信号包地可以在地线上多打地过孔8.确认此处是否满足载流9
此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天
铺铜尽量包住焊盘,不然容易造成开路2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.天线做隔层需要挖空第二层处理4.差分线处理不当,锯齿状等长不能超过线距的两倍5.USB2.0等长误差5mil6.HDMI需要进行对间等
存在多处尖岬铜皮和孤岛铜。2. 多处器件摆放干涉,如生产会造成两个器件重叠无法焊接。3.部分管脚存在开路。4.数据线分组错误,少了LDQM和HDQM5.地址线分组错误,缺少部分信号;以设计规范为准。以上评审报告来源于凡亿教育90天高速PCB
作业未完成。很多布线、过孔没有网络,线宽不一致导致阻抗不连续、有直角。铜皮避让中间没连上,应该在铜皮属性栏换个链接方式。存在多处开路器件摆放干涉差分出线不耦合前后不一致,差分esd器件就近打孔差分走线不耦合,没有对内等长。变压器下面没有铺铜