- 全部
- 默认排序
此处存在开路2.差分换层打孔尽量对齐,走线尽量耦合3.差分对内等长不规范,锯齿状等长不超过线距的两倍4.tpye-c差分对内等长误差5mil5.此处走线需要优化一下6.器件摆放尽量中心对齐7.过孔需要盖油处理以上评审报告来源于凡亿教育90天
器件摆放干涉,如生产会造成两个器件重叠无法焊接。部分器件摆放过于紧凑,间距大小不一不同方;建议器件对齐等间距摆放,尽量相邻器件同方向放置。J8连接器应该放到电路的输出末端,电源应该铺铜加大载流电源应该从电阻流到芯片在到连接器。焊盘应该出宽方
添加的地线尽量多打地过孔2.数据线一组尽量走一起,中间不要有地址线3.此处网络需要加入class一起进行等长4.电源需要处理一下,器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问
差分锯齿状等长不能超过线距的两倍2.注意过孔不要放置过孔上3.T点打孔尽量对齐4.D1未添加pin pair进行等长,存在报错5.地址线也存在报错6.后期自己在电源层和地层铺铜进行连接以上评审报告来源于凡亿教育90天高速PCB特训班作业评审
其他类设计软件通常是通过网格来对齐元件、过孔、走线的,嘉立创EDA提供非常方便的对齐功能,如图1所示,可以对选中的元件、过孔、走线等元素实行向上对齐、向下对齐、向左对齐、向右对齐、水平等间距对齐、垂直等间距对齐。1、执行菜单命令“布局-对齐
次芯片采用单点接地处理2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.器件摆放不要干涉极性标识,后期焊接过程过程中不好辨认4.输入主干道尽量一字型布局5.期间摆放建议中心对齐理解一下单点接地,其他没什么问题以上评审报
铺铜尽量包住焊盘,容易造成开路2.此处可以加宽一下铜皮,尽可能的保证载流3.滤波电容尽量靠近管脚放置4.电感下面尽量不要放置器件和走线5.打孔尽量对齐处理6.走线尽量拉直以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB
采用单点接地,此处不用打孔2.器件摆放尽量中心对齐处理3.走线尽量不要有直角,后期自己调整一下走线路劲4.电感所在层的内部需要挖空处理5.相同网络的走线和铜皮没有连接在一起,后期自己调整一下铜皮属性6.铜皮尽量不要有尖角,尽量钝角7.走线尽
存在开路2.相同网络的铜皮和走线没有连接在一起,后期自己更改一下铜皮属性3.电感所在层的内部需要挖空处理4.器件摆放尽量对齐处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht
器件靠近管脚放置,反馈线宽尽量一致 ,10mil即可2.电感所在层的内部需要挖空处理3.注意过孔不要离焊盘太近4.相同网络的走线,焊盘和铜皮没有连接在一起,后期自己更改一下铜皮属性5.存在开路6.打孔尽量对齐7.反馈需要走10mil以上以上