- 全部
- 默认排序
网口除差分信号外,其他的都需要加粗到20mil2.跨接器件旁边要尽量多打地过孔,间距要保证2mm,有器件的地方可以不满足3.此处的孤岛铜可以挖掉4.TX和RX等长误差100mil 5.差分信号需要走内差分处理,包地要包全6.焊盘出线不规范,
跨接器件旁边尽量多打地过孔2.差分走线不满足间距规则3.差分走线可以在优化一下4.线宽尽量保持一致5.注意过孔不要上焊盘,器件摆放不要干涉6.PHY芯片中间焊盘上的过孔需要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需
百兆:变压器内部要挖空:差分走线连接到过孔要耦合:上述一致问题:过孔打在焊盘上了:注意扇孔方式:这种死铜去掉:整板大面积死铜:RX TX之间要用GND走线分组开:差分对内等长误差5MIL:千兆:跨接器件两边可以多打点地过孔:机壳地与电路地之
注意器件摆放不要干涉,贴片器件尽量离座子1.5mm2.走线需要优化一下3.差分走线不满足间距要求4.打孔要打在ESD器件前面5.器件摆放尽量中心对齐处理,更美观6.差分锯齿状等长不能超过线距的两倍7.注意差分出线要尽量耦合8.USB差分对内
1.外壳地和gnd连接处,外壳地这边需要和gnd打一样多的孔2.器件摆放太过密集,注意丝印不要重叠,保持一定距离3.存在尖岬铜皮和孤岛铜皮,可以挖空或者在末端打孔4.走线保持3w间距,绕线拐角处角度大点避免直角以上评审报告来源于凡亿教育90
还存在多处开路报错:看下此处是什么元素跟元素的间距报错:检查了对应自己修改。电感底部不要放置器件 ,净空,自己重新布局下:并且电感内部挖空处理:看下此处VCCIO线宽是否满足其载流大小:处理下多余线头删除,连接到过孔中心:走线不要出现直角:
跨接器件旁边要多打地过孔2.焊盘出现不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.多余的线头可以删掉,或者打孔连接,不要出现stub线头,防止天线效应,出现额外的干扰4.此处一层连通可以不用打孔以上评审报告来源于凡亿教育90天
网口除差分信号外,其他的都需要加粗到20mil2.注意差分出线要尽量耦合3.此处尽量电容靠近管脚摆放4.焊盘出线宽度与焊盘同宽,注意出线规范5.差分需要进行对内等长,误差5mil6.除了中间的散热孔个,其他的都可以盖油处理以上评审报告来源于
电源输入打孔要打在滤波电容的前面,输出要打在滤波电容的后面2.电源输出可以在加宽一下铜皮宽度,满足载流3.此处走线可以在优化一下4.电容封装尺寸错误,后期自己修改一下5.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊6.注
网口差分需要进行对内等长,误差5mil2.注意差分走线要注意耦合3.注意等长线之间需要满足3W规则4.等长存在误差报错5.地网络进行就近打孔,连接到地层,缩短回流路劲6.顶层BGA里面的铜尽量挖掉7.电感所在层内部需要挖空处理以上评审报告来