- 全部
- 默认排序
之前凡亿教育录制了这么多实战视频教程,同时也推出了QA评审服务,学员通过学、练、评的方式,学习收获良多,但是因为之前的评审方式都是采取评审报告截图的方式,只指出问题,然后告知如何去修改,但是针对整个修改的过程,大家觉得不是很形象,那么针对这种情况,凡亿郑振宇老师录制了一套 4层的BGA的模数混合板的QA评审过程及修改过程,让大家在观看指出问题的同时,同步学到整个优化的过程!更加提高自己的各方面的PCB设计技能!
在pcb布局和布线时,有时般出线路板的外形图的时候结构设计会考虑到电路板的装配等问题,会限制原件摆在某个区域里面,走线也限制在某个区域,所以就要设置package keepin和route keepin。
什么是Stub 线,就是俗称的线头或歪线(特别在 Router 中经常出现), 或者说信号没打算经过的路径。通过大量的仿真和布线经验,stub会严重影响高速线的信号质量。我们在做完设计后一定要进行stub的检查和优化。
我们看到跟随电子设计速度越高越高,体积越来越小,功率越来越高,工程师所面临的问题越来越多,也越复杂和多样。这就要求工程师能够掌握好Cadence Sigrity2019 /Clarity/ Celsius等分析工具的使用技巧,能够在整个设计过程中解决高速问题。将这种方法让设计不用在设计过程的后期进行耗时的仿真-修复-仿真的迭代。让工程师通过以制造容限来建立拓扑和模型进行分析从而使得产品的电汽性能最优化以及成本最小化。用综合的设计和仿真分析方法来应对解决突出的技术难题。
内核方面,我们对 IPC 进行了优化;移除了 c99 的依赖;修复了互斥锁优先级反转的问题;完善了 API 注释。 组件方面,我们对 libc 进行了重大更新;新加了串口 v2 版本、rt-link、C++11 组件;完善了文件系统、SAL
要点:1.高速PCB在设计中常见的问题;2.高速PCB的特殊材料要求;3.高速信号传输的特征和挑战4.高速PCB设计的原则和考虑因素5.PCB设计存在问题6.高速信号仿真分析工具有那些7.项目实例,高速PCB的信号完整性仿真办法和技巧