- 全部
- 默认排序
电路中有许多网络net, 然后我建立了class类来管理他们,我想对不同的类,设置不同的间距比如 VCC_1 类,我设置相同线直接的间距至少为1.524mm, 然后设置Vcc2类中相同类线的间距至少为1.08mm..点击确定,AD直接报错/ 这是怎么回事? 难道不可以对不同网络线中的相同网络设置不同的间距?
老师,我原来的PCB已经画好了,现在想改变一下电路,可是提醒 Some nets were not able to be matched,有什么解决办法
求助贴!!!急急急,关于AD agnd和ggnd如何直接一点相连的操作,我看有说设置net tie的,但是没有找到相关操作,老师帮帮忙,急啊
DRC问题
报错内容如下:Polygon named: Bottom Layer-No net In net GND On 01Top Layer但是AD9却不会报此类错误,请教各位大佬这是怎么回事。
这是什么问题?求解 protures提示:Simulation FAILED due to netlist compiler error(s)
过孔的问题
Class Document Source Message Time Date No.[Un-Routed net Constraint Violation] 智能车主板.PcbDoc Advanced PCB Isolated coppe
在高速设计中,基于时序的考虑通常要对信号做线长匹配。对于Allegro PCB设计者来说,我们在等长的时候经常会提到X-net,利用X-net功能我们能够很快的计算多点拓扑结构等长长度,并且还能够计算数据组等长误差,很是方便,但是我发现在给很多学员教学的过程中,很多人不清楚这个功能的使用,那么我们这次抽时间弄成一个专题来详细的给大家讲解一下。