- 全部
- 默认排序
原理图绘制完成之后,需要对整个原理图的器件进行重新自动编号,之前pads 9.5是没有这个重新自动编号的功能,后面更新的版本添加了这个功能,这样更加方便了我们的设计。
一个完整的原理图文件,需要发给别人查看某一个模块原理图或某一页原理图时,为了原理图文件的保密性考虑,可以利用软件输出PDF格式的文件,方便别人进行查阅。通过视频中的讲解一起来学习下logic软件怎样导出PDF格式文件。
在用pads logic软件来绘制元器件时,有一些原理图表示图形,形状是需要填充的,比如稳压二极管中的三角形,那在logic中怎样来画可以填充的形状,通过小视频的讲解一起来学习下。
在logic软件中绘制原理图,添加元器件可能有些器件在制作时并没有添加value值的属性,那我们添加到原理图当中后怎样来添加,怎样来进行器件批量value值的显示与隐藏。
在logic软件中绘制原理图,添加元器件后有些器件默认会显示器件的管脚名称、管脚编号、元件类型等信息,那怎样来进行隐藏,怎样对板上的器件进行批量属性显示与隐藏操作。
页间连接符号用于在相同页面或不同的页面之间进行元件的连接。当生成网表文件时,PADS logic自动将相同页间连接符号的网络连在一起。熟悉使用logic软件会发现画原理图效率其实也是很高的,视频当中介绍了怎样批量快速添加页间连接符的方法。
熟悉logic软件会了解其实这个软件画原理图的效率也是很高的,掌握一些技巧类的操作方法,可以提升我们的设计效率。视频当中介绍了怎样添加总线和批量添加网络的方法。
在logic原理图中对元件已经分配好了封装,但后面要对封装进行更换,要怎样去进行这个操作,视频当中讲解了两种更改PCB封装的方法,和更改后不行的解决办法。
在logic软件当中制作CAE封装,对于管脚少的器件可以手动的输入管脚名称和编号,但对于一些管脚特别多的器件可以利用导入CSV文件的方式,一次性把管脚信息全部导入,节省了我们制作封装的时间。
全站最新内容推荐
- 1加码技术,打破困境,PSPice电路仿真助你解锁职场新高度!
- 2简谈稳压二极管和普通二极管的区别
- 3贴片元件如何拆卸及焊接?
- 4盘点电子工程师必须了解的21个电路
- 5英伟达GB300芯片受阻,存在过热问题
- 6WARELEO李增原创H04课程大纲的安排课程中内容及工具及课程的重点学习办法的讲解
- 7WARELEO李增原创H03根据自己的关注知识点和所需要的知识来选择需要的图书包邮递
- 8WARELEO李增原创H02理工男生李老师的介绍从51单片机驱动到FPGA到仿真设计之路
- 9WARELEO李增原创H01信号电源完整性设计与HFSS射频天线设计仿真验证研修课程主题
- 10WARELEO李增:反射仿真的信号观察办法及时域串扰的仿真设置及观察技巧