- 全部
- 默认排序
SDRAM信号线等长处理
在布线完成后,这里以SDRAM为例,要对SDRAM信号线进行等长处理,以满足时序要求。SDRAM的信号可分为数据线、地址线、控制线、时钟线,走线时要同组同层,间距满足3W原则,每组数据线的等长误差范围为+-50mil,地址线、控制线、时钟线的等长误差范围为+-100mil。
PCB布线完成后,要查找没有连接上的网络,在整板布线后,可能有些没有连接上的网络打开飞线也显示不出来,去整板找很费时费力 ,且不一定能找出,这里就有 一个快捷的迅速找到所有没有连接网络。
PCB布线与布局隔离准则:强弱电流隔离、大小电压隔离,高低频率隔离、输入输出隔离、数字模拟隔离、输入输出隔离,分界标准为相差一个数量级。隔离方法包括:空间远离、地线隔开。
PCB设计教程之电源PCB设计教程的详细资料分析各位电子工程师想必都知道,设计时,PCB设计占据很重要的地位。以电源为例,PCB设计会直接影响电源的EMC性能、输出噪声、抗干扰能力,甚至是基本功能。电源部分的PCB布线与其他硬件稍有不同,该如何设计?本文为你揭秘。对于高电压产品必须要考虑到线间距。能满足相应安规要求的间距当然最好,但很多时候对于不需要认证,或没法满足认证的产品,间距就由经验决定了。多宽的间距合适?必须考虑生产能否保证板面清洁、环境湿度、其他污染等情况如何。对于市电输入,即使能保证
答:在进行PCB布线之前,都需要先做扇出工作,方便内层布线。对于电阻电容后者是小的IC类器件,可以直接进行手动扇出,但是对BGA类的器件,管脚数目太多,如图5-122所示,这样手工去扇出的话,工作量太大,而却BGA区间必须要扇孔在焊盘的中心位置,所以手动扇出是不现实的,这里我们讲解下,如何对BGA器件进行自动扇出,提高设计的效率,具体操作如下所示:
答:在PCB布线完成之后,一般会对走线添加泪滴,目的是为了增加线与过孔的和焊盘的连接强度,提高可制造性,这里,我们讲解一下,在Allegro软件中如何对走线添加泪滴操作,具体如下所示:第一步,需要设置好参数,点击执行菜单命令Route-Gloss,在下拉菜单中选择Parameters,进行参数设置,如图5-177所示;
答:我们在PCB布线的时候,特别是走线在插件焊盘中间穿过的时候,我们尽量是让走线走在两个插件焊盘的中间,这样可以提高生产的可制造性。是手工使用slide命令去进行调整,很难调整到正中心,如图5-209所示,
答:我们在进行PCB布线的时候,当遇到一把一把的总线的时候,如果是一根一根线的去走,是很费时间的,所以呢,这里我们讲解一下,在Allegro中如何去进行多根走线以及在走线的过程中如何对一组线的间距进行设置,具体的操作步骤如下所示:
全站最新内容推荐
- 1加码技术,打破困境,PSPice电路仿真助你解锁职场新高度!
- 2简谈稳压二极管和普通二极管的区别
- 3贴片元件如何拆卸及焊接?
- 4盘点电子工程师必须了解的21个电路
- 5英伟达GB300芯片受阻,存在过热问题
- 6WARELEO李增原创H04课程大纲的安排课程中内容及工具及课程的重点学习办法的讲解
- 7WARELEO李增原创H03根据自己的关注知识点和所需要的知识来选择需要的图书包邮递
- 8WARELEO李增原创H02理工男生李老师的介绍从51单片机驱动到FPGA到仿真设计之路
- 9WARELEO李增原创H01信号电源完整性设计与HFSS射频天线设计仿真验证研修课程主题
- 10WARELEO李增:反射仿真的信号观察办法及时域串扰的仿真设置及观察技巧