找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

分割地尽量满足1mm,有器件的地方不满足可以忽略2.跨接器件旁边尽量多打地过孔3.差分线需要优化一下,尽量从焊盘拉出在走差分差分出线方式都需要再尽量优化一下4.晶振需要包地处理,晶振下面不要走线,不要放置器件5.焊盘出现不规范,焊盘中心出线

90天全能特训班18期AD -李阳 -千兆网口

铺铜不要有这种直角有飞线未连接这里反馈没有连dcdc要求单点接地从芯片下方地过孔回流,这些过孔没有必要打以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.t

313 0 0
PCB Layout 2024-04-10 17:10:54
陈飞鹰 - 第1次作业 - DCDC电源模块的pcb设计作业评审

走线需要优化,同网络的线也要保存3w差分对内不等长很多地方数据线不满足3w以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.

375 0 0
PCB Layout 2024-01-15 19:44:24
往事如烟AD-第六次作业-2片DDR的pcb设计作业评审

器件摆放注意不要干涉最多两个电容用一个地过孔过孔不要打到小焊盘数据线等长组以DQS 为基准线,地址线以时钟线为基准线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://

90天全能特训班20期-史珊-第六次作业ddr3_flyby模块模块pcb设计

注意电源不要任意角度走线,注意走线规范:此处电池管脚加粗走线:铺铜注意这种尖岬铜皮,自己优化下:注意走线能拉直的拉直处理,尽量最短路径:此处器件包地处理:还存在一处开路报错:以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解P

全能18期-2层STM32开发板

此处可以添加一块填充增加载流2.电感所在层的内部需要挖空3.存在stub线头没什么大问题以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

90天全能特训班19期 PADS -PUBO -DCDC

数据线等长存在报错2.走线尽量不要走直角,建议钝角3.此处走线需要优化一下4.走线未连接到过孔中心,存在开路5.此处出线载流瓶颈,自己加宽铜皮6.注意过孔不要上焊盘7.地和电源都需要加粗8.地就近打孔,缩短回流路劲9.差分出线要尽量耦合10

90天全能特训班17期AD-花生果汁-2DDR

RS232的升压电容走线需要加粗处理2.USB差分对内等长误差5mil3.注意焊盘出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.注意电池供电,走线需要加粗处理,满足载流5.SD卡数据线误差尽量控制300mil6.晶振尽量包地

90天全能特训班21期AD-WappleGN-STM32

线没有拉完。差分走线不耦合,间距不一样差分对内误差大于+-5mil差分线也没有包地处理这里应该这么摆放这里走线太细了,一个过孔也不满足载流,建议铺铜处理多打过孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程

644 0 0
AD+楠窗 USB模块作业作业评审

网口的差分信号需要对内等长,误差5mil2.差分出线要尽量耦合3.走线未连接到过孔中心4.RJ45座子需要挖空5.pcb上存在短路6.差分走线不满足差分规则7.锯齿状等长不能超过线距的两倍8.出线宽度超焊盘宽度,与焊盘同宽即可9.时钟包地需

90天全能特训班17期AD-K-百兆网口-作业评审