找到 “放置” 相关内容 条
  • 全部
  • 默认排序

大家如果做过DDR的设计可能会发现在进行多片DDR连线时,通常在信号的末端会放置很多的电阻(如下图所示),那么这些电阻都是起什么作用的呢?通常在DDR末端的电阻是为了防止信号反射的,起阻抗匹配的作用,之前我们介绍过另一种防止信号反射的解决措

为什么多片DDR菊花链拓扑连接时末端需要接很多的电阻

电感所在层的内部需要挖空处理2.此处过孔不满足载流3.注意走线不要走直角,尽量钝角4.过孔不要上焊盘5.电感下面尽量不要放置器件和走线6.注意电源网络需要再底层铺铜进行连接7.反馈要从最后一个电容后面取样,走10mil8.滤波电容需要靠近管

90天全能特训班20期AD-杨文越-PMU

这对信号也是差分对,要差分布线器件尽量靠近管脚放置,要在电容旁边打孔器件中心对齐,相邻器件尽量朝一个方向放置差分对内等长错误差分尽量靠近引起不等长端进行绕线差分包地有空间尽量包完整走线尽量不要绕线,差分线两根尽量一样长不同网络走线用同一个过

90天全能特训班21期-往事如烟AD-第四次作业-USB3.0-typeC的pcb设计

有器件没有布局布线滤波电容放置不均匀,应尽量1-2个焊盘一个电容器件丝印干涉,丝印不要重叠保持一定间距以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.ta

90天全能特训班21期-兜兜里有糖-第七次作业-常用存储器两片DDR(T点)

注意大电感左右摆放对齐对称,你这样自己看下有没有设计感:电感底部不能放置器件也不能走线,自己修改:过孔堆在一起了,注意间距:电感内部要挖空:这一路的DCDC管脚输入输出就有问题,按照原理图上的来进行PCB设计,建议看下视频看完了之后再去PC

AD-全能21期-PMU模块 USB2.0 USB3.0练习

多处尖岬铜皮未处理电源模块输出应在最后一个器件后打孔、232串口模块C、V走线应加粗到10mil以上焊盘要从中心链接,不要从长边出线、锐角出线电容靠近管脚放置存在drc未处理,多处过孔只连接一个层造成天线报错 以上评审报告来源于凡亿教育90

90天全能特训班20期-AD-小脚冰凉-第七次作业STM32

注意走线不要直角:这里可以直接GND焊盘扇孔出来连接即可。这里的铜皮跟焊盘没连接是因为铜皮属性没有设置,不需要再放置填充了:铜皮属性设置第二项然后重新灌下此块铜皮就跟同网络的焊盘连接了。此处电源跟地的过孔数量要对应上:其他的没什么问题。以上

AD-全能21期-ZC-AD-第四次作业

器件尽量中心对齐,相邻器件尽量朝一个方向放置不要任意角度铺铜,铜皮任意角度的斜边全是毛刺铺铜尽量避免直角锐角要求单点接地电容离芯片管脚太远,器件应靠近对应管脚放置,连接线尽量缩短焊盘要从短边出线,避免从焊盘长边出线和四角出线以上评审报告来源

90天全能特训班21期-阿水AD-第一次作业-DCDC电源模块PCB设计

器件遵循先大后小原则摆放,大电容放到前面小电容放大电容后相邻电路电感应朝不同方向垂直放置焊盘出线避免从长边、四角出线,铺铜、走线尽量避免直角锐角器件尽量中心对齐,相邻器件尽量朝一个方向放置以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班21期-AD-第一次作业-DCDC模块的PCB设计

时钟线等长错误等长过于松散不齐整,绕线不均匀,锯齿状绕线尽量咬合电源信号的电容放置不均匀,尽量做到均匀的放置电容电容应尽量靠近管脚放置,不要拉出来太远以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链

90天全能特训班21期-+AD24-第一次作业-一片SDRAM