找到 “打孔” 相关内容 条
  • 全部
  • 默认排序

晶振布局布线错误,应包地打孔走类差分形式变压器出差分线外所有线加粗到20mil以上差分走线不耦合变压器下方所有层挖空铺铜器件布局太近丝印干涉走线不要锐角布线不能从同层器件下方穿过布线尽量短不要绕线布线保持3w间距要求以上评审报告来源于凡亿教

90天全能特训班21期-康斯坦丁-千兆网口-第四次作业

要求一字型或L型布局,相邻器件中心对齐 输出座子要伸出板框一段 电源输入和输出主干道要铺铜处理,信号流向尽量顺畅 Dcdc模块要求单点接地,整条电路GND网络焊盘连接到芯片下方统一打孔接到底层 大电感下方所有层挖空铺铜处理 此处是反馈引脚,

90天全能特训班21期-刘林-第一次作业-DCDC模块

电源信号铺铜处理,根据原理图放置器件,在电感后方的电容靠近电感放置 电源输入应铺铜加大载流 除散热焊盘外其他过孔不要上焊盘 Gnd焊盘靠近打孔连接到底层 电感下方尽量不要布局器件以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班21期-刘林-第一次作业-PMU模块

差分线对内等长凸起高度不能超过线距的两倍2.差分对内绕等长绕一边即可3.走线需要优化一下,尽量不要走任意角度4.差分出线需要优化一下5.存在开路6.地网络尽量就近打孔连接到地平面走线尽量不要超过器件外框丝印,走线离焊盘太近,后期容易短路差分

90天全能特训班21期 pads-康斯坦丁-HDMI

差分等长错误:1.尽量在引起不等长端绕线 2.差分对内等长绕线高度和间距不规范地址线要单根包地打孔处理tx、rx分别建立等长组等长,两组走线之间保持4w间距,有空间单组包地或两组包地以上评审报告

90天全能特训班21期-喜之狼 AD 百兆网口 作业

此处差分连接的变压器焊盘是通孔焊盘,不用扇孔可以直接连接:变压器上除了差分其他的信号加粗20MIL:差分打孔换层的两侧需要就近放置地过孔:差分需要耦合走线,删除重新走下:差分信号对内等长5MIL:注意等长,gap可以大一点 不用那么高:以上

AD-全能21期-往事如烟AD-第三次作业-百兆网口的pcb设计

铺铜走线在焊盘内和焊盘保持宽度一致,出焊盘后再加宽 输出电源过孔打到最后一个电容后,靠经电容焊盘打孔 反馈信号走线加粗到10mil 此处铜皮过细长,应适当加宽铜皮 电感下方尽量不要摆放器件,和不要走线 器件中心对齐,器件丝印不要重叠 出芯片

90天全能特训班21期-PMU第二次提交-AD敢敢牛

多处飞线没有处理内层电源层、GND层没有铺铜,导致电源和地网络没有连通多处过孔没有网络上方差分没有包地,下方差分尽量单对差分包地打孔布线尽量短、尽量直不要绕线器件尽量中心对齐差分对内等长不符合规范等长尽量靠近引起不等长处等长差分对内等长没达

90天全能特训班21期-我的瓜呢 allegro 第四次USB3.0作业

避免器件中间打孔器件中间多余铜皮处理一下多处过孔上焊盘时钟线包地打孔处理焊盘内不要绕线tx、rx走线分别建立等长组等长,两组走线之间保持4w间距不要混合走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班21期-第二次作业-刘林-百兆网口

这对信号也是差分对,要差分布线器件尽量靠近管脚放置,要在电容旁边打孔器件中心对齐,相邻器件尽量朝一个方向放置差分对内等长错误差分尽量靠近引起不等长端进行绕线差分包地有空间尽量包完整走线尽量不要绕线,差分线两根尽量一样长不同网络走线用同一个过

90天全能特训班21期-往事如烟AD-第四次作业-USB3.0-typeC的pcb设计