纹波是DCDC开关电源电路一个重要性能指标,如何减小纹波呢?本文将给你揭开纹波的真实面目。纹波通常是指由于DC-DC开关所引起的,具有一定波动周期规律的电源波动,典型纹波波形如下图所示:纹波的产生原因是多方面的,具体还需要从根本上进行分析,下文就以前面《DC-DC开关电源升降压原理分析》中提到的BO
硬件电子工程师 关注Ta
一名技术爱好者,我的宗旨是:互相吹捧,共同进步!
【摘要】本文以某单板在调试过程中的电源纹波过大问题,分析了开关DC/DC电源中纹波产生的原因、纹波大小的影响因素,在理论上分析了减小纹波的方法,并通过对实际电路参数的更改,降低了电源纹波值,将电源变的更加干净。一 理论分析在开关电源中,影响纹波的因素有很多,包括开关频率,续流电感,滤波电容,输入输出
单从焊盘这一点来看,可以看到阻抗一般会比较小,但是对信号未必造成比较大的影响,可问题就在于,整个链路的阻抗不连续点不止这一处;比如,信号BGA处的焊盘,扇出孔,连接器等都是阻抗不连续处,那么这些地方和电容的焊盘就会互相影响,我们来看S参数:可以看到,红色为仅有电容焊盘时的反射,在与扇出孔级联后会变得
电源去耦电容的阻抗特性
电容在PDN(power distribution network)当中的示意图想要知道电容如何降低PDN阻抗,首先就要知道电容自身的阻抗特性,自身寄生参数的影响。话不多说,首先思考一下,纯电容的阻抗是什么样的?我们可能会想到这样一个公式:Z=1/(2*pi*f*c)没错,可是这样不太能帮助我们理解
电源去耦电容的并联谐振峰
我们回顾一下,1uF电容的阻抗曲线我们现在来看2个1uF的电容并联后是什么结果:相同容值的电容并联后,阻抗曲线整体向下平移(蓝色的),包括呈现感性的部分;再来看一下10个1uF电容并联后阻抗曲线:10个1uF电容并联后,阻抗曲线进一步向下平移(粉色的),也就是电容并联的越多,阻抗就越小;下面看一下单
以太网接口硬件知识
以太网口是我们日常工程中常用的通信接口,以太网接口有很多种,本文将对常用以太网接口进行科普介绍。1、GMII接口1.1 GMII接口概述GMII接口属于源同步时钟类型(时钟与数据都是由同一芯片驱动),时钟速率125MHz,接口连接关系如图1所示,22根线,其中TX_EN, TX_ER, TXD<7:
【摘要】 在某单板上,由于CPU芯片GMII接口的电源上只加了磁珠滤波,引起的故障:在网口通信时,当通信包的内容为低速码型(全0全1)时,没有丢包;当更改为伪随机包时(码型速率快),丢包严重。最终在磁珠后加电容,问题解决。原因分析: 从电源的输出到所供电的逻辑电路之间的引线可能包括值得重
【摘要】本文根据某产品单板电路测试过程的浪涌电流冲击问题,详细分析了MOS管缓启动电路的RC参数,通过分析和实际对电路参数的更改,使电路的浪涌电流冲击满足板上电源要求。一、问题的提出某通信产品电路测试时发现浪涌电流冲击过大,可能会损坏保险丝或MOS管等器件,而且有的即使没有损坏也有可能会影响其使用寿
【摘要】 电源电路设计中常见RC/磁珠电容滤波,两种滤波电路滤波效果有什么差异呢?本文将对RC滤波电路、磁珠电容滤波电路进行了理论分析、仿真分析,并对实际使用情况进行了频谱测量分析。最终经过分析、仿真、实测给出推荐滤波电路。一、问题的提出 电源滤波电路的目的是通过电路,将电源模块上的噪声
缓启动电路的工作原理
【摘要】通信产品一般采用分散供电方式,各单板上采用DC/DC模块将-48V电源转换为其所需的5V、3.3V、2.5V等子电源。由于输入电压高,电源电路中又存在用于滤波和防止DIP的大电容,在单板插入上电时,会对-48V电源造成冲击,瞬时大电流将造成-48V电源电压出现跌落,可能影响到其它单板的正常工
- 1
- 2
- 3
- 4
- 5