- 全部
- 默认排序
在logic软件中绘制原理图,添加元器件后有些器件默认会显示器件的管脚名称、管脚编号、元件类型等信息,那怎样来进行隐藏,怎样对板上的器件进行批量属性显示与隐藏操作。
本软件使用我们的Altium designer 19 软件,对常用的几个ad出现的差分布线错误,过孔尺寸错误,布局出线产生的错误进行一个分析和进行一个解答,如何对这些错误进行仔细的查找和纠正规则。
本软件使用的使我们的Altium designer 19,目的是认识我们原理图常见的编译出现的问题和如何进行设置我们的常见的编译选项,进行编译完成之后的注意。
过孔(via)是多层PCB的重要组成部分之一。在进行布线工作之前,要根据PCB板上实际情况设置好相应的过孔,那在layout软件当中怎样来添加过孔和修改过孔,通过视频的讲解一起来学习下。
页间连接符号用于在相同页面或不同的页面之间进行元件的连接。当生成网表文件时,PADS logic自动将相同页间连接符号的网络连在一起。熟悉使用logic软件会发现画原理图效率其实也是很高的,视频当中介绍了怎样批量快速添加页间连接符的方法。
熟悉logic软件会了解其实这个软件画原理图的效率也是很高的,掌握一些技巧类的操作方法,可以提升我们的设计效率。视频当中介绍了怎样添加总线和批量添加网络的方法。
在logic原理图中对元件已经分配好了封装,但后面要对封装进行更换,要怎样去进行这个操作,视频当中讲解了两种更改PCB封装的方法,和更改后不行的解决办法。
在logic软件当中制作CAE封装,对于管脚少的器件可以手动的输入管脚名称和编号,但对于一些管脚特别多的器件可以利用导入CSV文件的方式,一次性把管脚信息全部导入,节省了我们制作封装的时间。
在logic软件当中绘制好原理图之后,要对某个器件或某个网络去进行查找。可以利用无模命令当中的“S”来进行操作,PADS当中的无模命令可以理解是PADS软件的快捷键,是我们需要去熟记的。