找到 “评审报告” 相关内容 条
  • 全部
  • 默认排序

RJ45的座子要靠近板框放置2.注意差分走线要尽量耦合3.网口除差分信号外,其他的都需要加粗到20mil,器件靠近管脚放置4.晶振需要包地处理5.注意过孔不要上焊盘,地网络就近打孔,缩短回流路劲6.差分对内等长存在误差报错7.TX和RX要添

90天全能特训班19期allegro -茉宣-千兆网口

差分对内等长凸起高度不能超过线距的两倍2.差分出线要尽量耦合3.注意差分绕等长要求书哪里不耦合就在那里绕4.通孔焊盘可以不用打孔,直接从底层进行连接5.注意电源走线需要加粗,满足载流 ,走线尽量最短路劲6.CC1和CC2属于重要信号,需要

90天全能特训班19期allegro -茉宣-USB3.0

注意数据线和地址线之间需要满足20mil的间距要求2.存在短路3.注意数据线和地址线需要进行等长处理,并满足3W间距4.走线注意能拉直尽量拉直5.扇孔可以在优化一下以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期allegro -茉宣-1SDRAM

电源走线需要加粗,满足载流2.注意焊盘出线规范3.晶振需要包地处理,并打上地过孔,晶振下面不要走线4.走线与焊盘同宽,拉出焊盘在进行加粗处理5.232的升压电容走线需要加粗处理6.输出滤波电容先大后小摆放7.注意USB2.0有一对差分,对内

90天全能特训班19期AD -青丘-STM32

注意电源走线需要加粗,满足载流2.此处电源不满足载流,后期自己铺铜处理3.晶振需要包地处理,并在地线上打上地过孔4.注意232的升压电容走线需要加粗5.差分换层尽量在旁边打上一对回流地过孔6.USB差分对内等长误差5mil7.确认一下此处是

90天全能特训班19期AD -朱腾-STM32

1.部分器件间距太近丝印干涉,小器件到大器件应保持一定距离方便后期维修2.过孔尺寸错误,Hole Size过孔直接应比焊盘小一半,留出过孔的焊盘尺寸。3.过孔上焊盘4.电源走线应加粗到15mil以上以上评审报告来源于凡亿教育90天高速PCB

90天全能特训班19期-张冰-第八次作业-2层STM32PCB设计

布线尽量避免锐角直角,铺铜尽量多处尖岬铜皮、直角锐角铜皮。2.过孔上走线造成短路3.焊盘应从短边出线4.电源模块应再最后一个电容打孔,多打孔加大载流5.232接口RX/TX信号尽量不要同层平行布线,若同层保持5W以上间距,用gng隔开。6.

90天全能特训班19期-4层板

电感所在层的内部需要挖空处理2.走线注意要连接好,不要有stub线头,后期自己优化一下注意焊盘里面不要存在多余的线头3.散热过孔需要开窗处理,其他过孔建议盖油4.铜皮尽量不要用直角,尽量钝角,后期自己优化一下以上评审报告来源于凡亿教育90天

90天全能特训班19期AD -周雅雯-DCDC

器件摆放干涉2.走线尽量不要从小器件中间穿3.数据线等长误差+-25mil,也就是50mil,后期自己重新设置一下4.地址线误差是+-50mil5.数据线等长存在误差报错地址线也存在同样的问题,后期自己绕一下蛇形等长6.数据线和地址线之间最

90天全能特训班19期AD -蔡春涛-1SDRAM

晶振走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,分割间距最少11.5mm,有器件的地方可以不满足3.网口差分信号需要进行对内等长,误差5mil4.变压器所有层需要挖空处理5.反馈信号要从最后一个输出滤波电容后面取样6.注意数据线之

90天全能特训班19期AD -6311f22ad4eaa-达芬奇