找到 “放置” 相关内容 条
  • 全部
  • 默认排序

电感中间挖空后要选中铜皮重铺才可以2.注意过孔不要上焊盘3.存在开路,后期自己优化一下走线4.滤波电容靠近管脚放置,优先放置,注意出线载流瓶颈,加宽铜皮5.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:6.器件干涉7.

90天全能特训班19期 AD - 张冰-PMU

此处出现载流瓶颈2.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:3.走线与焊盘同宽,拉出在进行加粗处理4.反馈线走10mil,走线远离电感以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课

90天全能特训班19期 AD - Tbabhs-PMU

电感所在层的内部需要挖空处理2.电源需要再底层铺铜进行连通3.此处不满足载流4.线宽尽量保持一致5.注意电感下面尽量不要放置器件以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

90天全能特训班19期 allegro - Faker-PMU

电感下面不要放置器件,自己优化下:此处DCDC5.0V输入建议铺铜处理以满足载流大小,或者加粗走线的宽度能满足:此处存在铜皮瓶颈处,自己优化下:此处LDO电路中的电源信号能顶层连接的,就把过孔删掉:存在多处情况。右边的LDO电源信号存在上述

全能19期-常密生-第二次作业-PMU

差分走线需要再优化一下2.此处差分尽量打孔换层,在旁边添加一对回流地过孔,包地即可3.电容靠近管脚放置,走线优化一下,不要有锐角4.焊盘中心出线至外部才能拐线处理,避免生产出现虚焊5.存在多处开路6.差分需要进行对内等长,误差5mil7.R

90天全能特训班19期 allegro - THE-百兆网口

ROOM框导入不需要就进行删除:电感下面不要放置器件,自己整体调整下,可以塞到IC下面去:注意铜皮不要存在直角:电感内部都挖空处理:注意反馈信号加粗8-12MIL:铜皮尽量把焊盘都包裹住:注意整板是铺地铜进行回流,而不是铺电源信号,自己处理

全能19期-AD-卢同学-第3次作业-PMU模块的PCB设计

电感器件下面不要放置器件以及走线,自己重新处理下布局,可以塞到IC下方:DCDC5V电源信号完全没有处理:铜皮尽量不要直角:电感内部注意挖空:打孔到焊盘上:顶层5V电源都没处理:不要从电感内部走线:LDO电源信号电流比较小,加粗走线就可以了

全能19期-AD- 宋文孝-第二次作业-PMU

输出打孔要打在最后一个电容后面2.反馈取样要从最后一个电容后面取样,线宽需要走10mil3.注意电感底部不要放置器件以及走线,需要重新优化下底层的布局以及布线:4.过孔尺寸尽量用常规的,8/10,8/16,12/24,一般pcb上过孔大小尽

90天全能特训班19期 AD - 徐-PMU

电容尽量靠近管脚放置,一个管脚一个2.百兆网口差分需要进行对内等长,误差5mil,差分尽量少换层打孔3.RX和TX需要添加等长组进行等长,误差100mil4.电容靠近管脚放置5.确认一下此处是否满足载流,注意电源要满足载流6.器件摆放尽量中

90天全能特训班19期 AD - 吴同学-百兆网口

此处不满足载流2.此处存在开路3.输出打孔要打在滤波电容后面5.反馈线要从滤波电容后面取样,走10mil即可6.电感所在层的内部需要挖空处理,背面尽量不要放置器件7.电源网络需要再底层铺铜进行处理,剩下的地方铺地以上评审报告来源于凡亿教育9

90天全能特训班19期 allegro - 杨喵喵-PMU