找到 “报告” 相关内容 条
  • 全部
  • 默认排序

个别器件注意整体对齐:注意等长线之间需要满足3W间距原则:没满足的都自己优化下。数据线组内也需要满足3W:差分对内等长误差为5MIL:其他的没什么问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问

Allegro-全能19期-邹测景-第六次作业-两片DDR

1.多处飞线没有处理2.差分对内等长绕线高度过高3.差分焊盘出线过长距离不耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/ite

90天全能特训班19期-谢程鑫-第4次作业-typec模块的PCB设计

电感所在层下面要挖空跨接器件旁边尽量多打地过孔,分割间距最少1.5mm,有器件的地方可以不满足差分要对内等长误差不超过5mil485这里应该在电阻这里打孔换层回来。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

642 0 0
PCB Layout 2023-08-28 18:07:22
AD刘+4层达芬奇作业作业评审

晶振尽量靠近管脚放置包地要包全差分误差对内控制在+-5mil以内以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.htm?s

622 0 0
Allegro邹测景-第七次作业-2层STM32

自从华为不按套路直接发布Mate 60 Pro,引发业界热议,这招数相当可怕,逼得苹果不得不提前爆料iPhone 15系列信息,还让高通“吓到了”?近日,天风证券分析师郭明錤在对华为Mate 60 Pro所搭载的自研麒麟处理器的分析报告中指

高通被华为吓到,要打芯片价格战?

晶振需要包地处理,并且晶振下面不要走线2.走线不要从小器件中间穿,后期容易造成短路3.封装焊盘移位,后期不能进行焊接器件,后期自己检查一下4.RS232的升压电容走线需要加粗5.USB需要控90欧姆的阻抗,对内等长误差5mil,后期自己处理

90天全能特训班19期 AD -蔡春涛-STM32

pcb上存在多处开路2.注意铜皮不要有任意角度和尖角,建议钝角,后期自己调整优化一下3.注意焊盘出线规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊4.电感所在层的内部需要挖空处理5.电源输出电容摆放要先大后小6.走线能拉直尽量拉直,

90天全能特训班20期 AD -邹旭-DCDC

电感所在层的内部需要挖空处理2.注意电感下面尽量不要放置器件和走线3.确认一下此处是否满足载流,加宽铜皮宽度4.电源输出打孔要打在最后一个电容后面5.注意走线要从焊盘中心出线6.反馈要从最后一个输出电容后面取样,注意过孔和走线要有网络进行连

90天全能特训班20期 AD -小脚冰凉-PMU

设计完后把铜皮都重铺一下这里的过孔没有和铜皮连接上短路了。要掌握好模块复用这个操作可以减少工作量电感垂直摆放LDO没什么问题以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

636 0 0
AD-Arvin LDO+DCDC 作业评审

存在多处开路地网络后期自己在bottom层铺铜进行连接2.采用单点接地,此处可以不用打孔,只需要在芯片中心打孔进行回流即可3.输入打孔要打在滤波电容的前面4.输出打孔要打在滤波电容后面5.以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班20期 allegro -史珊-DCDC