找到 “报告” 相关内容 条
  • 全部
  • 默认排序

模拟信号下面不要走线其他信号线2.晶振走线内差分需要再优化一下3.跨接器件旁边尽量多打地过孔,间距最少1mm4.差分走线不满足间距规则5.网口两队差分需要控100欧姆,要添加class,进行等长,误差5mil6.电感所在层需要挖空处理7.注

90天全能特训班17期AD-蒋冠东-达芬奇

走线不要从电阻电容中间穿,后期容易造成短路,可以打孔走底层2.跨接器件旁边尽量多打地过孔3.数据线和地址线等长都需要满足3W4.电感下面尽量不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

90天全能特训班17期AD-花生果汁-达芬奇

输入打孔要打在 电容的前面,先经过电容在进入管脚2.顶层BGA里面的铜皮可以挖掉,避免有碎铜,孤铜3.存在多余的线头其他就没什么问题了以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教

90天全能特训班16期AD-晴栀-达芬奇

差分线等长不符合规范,锯齿状等长不能超过线距的两倍2.差分走线尽量耦合3.电源线宽尽量保持一致,满足载流4.中间的焊盘可以多打过孔5.存在无网络过孔以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接

90天全能特训班18期AD-郑海锋-百兆网口

1SDRAM注意数据线等长存在报错2DDR注意差分出线呀尽量耦合2.差分线对内等长处理不当,锯齿状等长不能超过线距的两倍3.差分要设置对内等长误差5mil4.滤波电容尽量保证一个管脚一个,靠近管脚摆放5.注意电源管脚扇孔走线需要加粗以上评审

90天全能特训班18期allegro-觅一惘-2DDR

差分线换层需要再旁边添加一堆回流地过孔2.差分线处理不当,锯齿状等长不能超过线距的两倍3.差分对间等长误差10mil4.差分出现要尽量耦合5.地线上需要打过孔,这样容易产生天线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解

90天全能特训班18期AD-怡红公子-MIPI

此处走线8mil不满足载流,建议铺铜处理2.电感所在层的内部需要挖空处理3.反馈需要从最后一个滤波电容后面取样4.反馈路劲上的器件需要靠近管脚放置5.存在开路以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可

90天全能特训班18期AD-one piece-PMU

USB2.0注意差分对内等长误差5mil2.走线尽量从焊盘中心出线USB3.0两个电阻摆放干涉2.电源输出主干道尽量铺铜处理3.锯齿状等长不能超过线距的两倍4.差分出线尽量耦合5.器件摆放尽量对齐处理以上评审报告来源于凡亿教育90天高速PC

90天全能特训班18期AD-one piece-USB

电感所在层的内部需要挖空处理2.反馈线走一根10mil的线即可,不用进行铺铜3.存在开路4.地址线等长存在报错5.注意电源线宽尽量保持一下,满足载流,走线最少需要加粗到15mil以上6.地网络需要就近打孔以上评审报告来源于凡亿教育90天高速

90天全能特训班18期AD-李侠鑫-2DDR

注意低脂线等长需要满足3W2.数据线之间等长也需要满足3W3.电感所在层的内部需要挖空4.VREF的电源走线需要加粗到15mil以上5.电容摆放尽量保证一个管脚一个,靠近管脚放置6.除了散热过孔,其他的都可以盖油处理以上评审报告来源于凡亿教

90天全能特训班18期AD-李侠鑫-4DDR