找到 “差分” 相关内容 条
  • 全部
  • 默认排序

走线尽量不要从器件中心穿,间距太近,后期容易造成短路2.USB 5V供电,电容先大后小摆放3.数据线之间等长需要满足3W间距4.注意过孔不要上焊盘,差分出线要尽量耦合5.差分走线不满足阻抗线宽,对内等长凸起高度不能超过线距的两倍6.WIFI

90天全能特训班19期 AD -小董-H3

差分出线要尽量耦合2.差分对内等长误差5mil3.TX和RX需要创建等长组进行等长4.器件摆放进行电容靠近管脚5.走线需要优化一下,尽量不要有直角和尖角6.座子要超出板框进行摆放以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了

90天全能特训班21 allegro-我的瓜呢-百兆网口

注意焊盘出线规范2.差分对内等长凸起高度不能超过线距的两倍,注意上面要满足3W3.差分包地需要再地线上打上地过孔,间距50-100mil4.差分对内等长存在误差报错5.注意地网络需要就近打孔以上评审报告来源于凡亿教育90天高速PCB特训班作

90天全能特训班21期 allegro-LHY-HDMI

差分对内等长不满足+-5mil这个可以铺铜连接这里如焊盘的方式不太耦合以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.ht

460 0 0
PCB Layout 2023-12-11 18:03:17
LHY——第三次作业——USB—TYPE_c作业评审

差分对布线不耦合时钟线单根包地打孔rx、tx需要建立等长组布线保持3W间距以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.com/item.

90天全能特训班21期-康斯坦丁-rj45-第三次作业

差分换层旁边打回流地过孔差分出线尽量耦合时钟线单根包地打孔处理变压器出差分以外所有线加粗到20mil以上地焊盘就近打孔连接到大地铜存在飞线没有处理布线尽量短,不要绕线负片没有灌铜RX、TX分别建立等长组控100mli误差进行等长以上评审报告

90天全能特训班21期-LHY——第六次作业——千兆网口绘制

这里差分不耦合,线也走错层了有差分不满足对内5mil的误差这里可以这样包还有线没连完

556 0 0
PCB Layout 2023-12-12 16:53:15
AD李磊—第五次作业USB3.0+TYPEC模块PCB设计作业评审

晶振布局布线错误,应包地打孔走类差分形式变压器出差分线外所有线加粗到20mil以上差分走线不耦合变压器下方所有层挖空铺铜器件布局太近丝印干涉走线不要锐角布线不能从同层器件下方穿过布线尽量短不要绕线布线保持3w间距要求以上评审报告来源于凡亿教

90天全能特训班21期-康斯坦丁-千兆网口-第四次作业

1注意差分对内等长凸起高度不能超过线距的两倍2.差分出线要尽量耦合,后期自己调整一下3.此处线宽不满足载流,后期自己加粗一下线宽或者铺铜处理4.CC1和CC2属于重要信号,走线需要加粗处理5.ESD器件要靠近关键摆放,先经ESD器件在到座子

90天全能特训班21期 pads-康斯坦丁-USB

跨接器件旁边要尽量多打地过孔,间距要保证2mm,有器件的地方可以不满足2.此处差分出线需要再优化一下,尽量从差分4个角出线3.此处需要确认一下是否满足载流,后期自己加粗一下线宽4.晶振下面尽量不要走线和放置器件,包地处理5.电源走线需要加粗

90天全能特训班21期 AD-啊哈-千兆网口