找到 “差分” 相关内容 条
  • 全部
  • 默认排序

注意差分走线要尽量耦合走线2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.走线尽量不要从小器件中间穿,后期容易短路4.此处尽量电容靠近管脚摆放5.差分需要进行对内等长,误差5mil6.RX和TX需要分别创建等长进行等

90天全能特训班20期 AD -John-百兆网口

网口除差分信号外,其他的都需要加粗到20mil2.跨接器件旁边要尽量多打地过孔,间距要保证2mm,有器件的地方可以不满足3.此处的孤岛铜可以挖掉4.TX和RX等长误差100mil 5.差分信号需要走内差分处理,包地要包全6.焊盘出线不规范,

90天全能特训班20期 AD -John-千兆网口

跨接器件旁边尽量多打地过孔2.差分走线不满足间距规则3.差分走线可以在优化一下4.线宽尽量保持一致5.注意过孔不要上焊盘,器件摆放不要干涉6.PHY芯片中间焊盘上的过孔需要开窗处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需

90天全能特训班20期 AD -段太-千兆网口

百兆:变压器内部要挖空:差分走线连接到过孔要耦合:上述一致问题:过孔打在焊盘上了:注意扇孔方式:这种死铜去掉:整板大面积死铜:RX TX之间要用GND走线分组开:差分对内等长误差5MIL:千兆:跨接器件两边可以多打点地过孔:机壳地与电路地之

全能20期- AD-邹旭百兆网口,千兆网口作业

注意器件摆放不要干涉,贴片器件尽量离座子1.5mm2.走线需要优化一下3.差分走线不满足间距要求4.打孔要打在ESD器件前面5.器件摆放尽量中心对齐处理,更美观6.差分锯齿状等长不能超过线距的两倍7.注意差分出线要尽量耦合8.USB差分对内

90天全能特训班20期 AD-彭红-USB

是需要将RX TX分组等长,看下自己的分组:还需要创建TX匹配长度网络组设置好误差进行等长。注意电源信号铺铜连接尽量均匀:差分等长没啥问题。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联

PADS-全能20期- 丁世路-第三次作业-百兆网口模块

网口除差分信号外,其他的都需要加粗到20mil2.注意差分出线要尽量耦合3.此处尽量电容靠近管脚摆放4.焊盘出线宽度与焊盘同宽,注意出线规范5.差分需要进行对内等长,误差5mil6.除了中间的散热孔个,其他的都可以盖油处理以上评审报告来源于

90天全能特训班20期 AD-孔傲涵-百兆网口

1.存在飞线没有链接,几处电源走线没连2.rx、tx两组差分对之间的间距至少4w以上3.差分没有对内,需要等长误差5mil。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:http

90天全能特训班20期-allegro-翁杰-第三次作业-百兆

网口差分需要进行对内等长,误差5mil2.注意差分走线要注意耦合3.注意等长线之间需要满足3W规则4.等长存在误差报错5.地网络进行就近打孔,连接到地层,缩短回流路劲6.顶层BGA里面的铜尽量挖掉7.电感所在层内部需要挖空处理以上评审报告来

90天全能特训班19期 AD-蔡春涛-达芬奇

1.多处飞线没有链接2.此处是兼容设计,上下小器件应叠到中间器件焊盘上,以保证差分和电阻的连接不受影响3.差分对内等长不符合规范以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:ht

90天全能特训班20期-AD-二十好几的第五次作业USB3.0/TYPE-C