找到 “孔” 相关内容 条
  • 全部
  • 默认排序

如图,第九道主流程为表面处理。表面处理的目的: 顾名思义,是对线路板的表面进行处理,那线路板的表面是指什么呢?处理又是做什么呢?线路板的表面是指没有被防焊油墨覆盖的部分,比如焊盘、环、光标点,甚至大铜面等。大家知道没有被防焊油墨覆盖,则会

1182 0 0
华秋 2023-03-24 16:57:40
PCB生产工艺 | 第九道主流程之表面处理

晶振走内差分需要再优化一下2.模拟信号走一字型布局,没空间就调整旁边的器件和走线3.跨接器件旁边尽量多打地过,间距建议2mm,贴片器件建议离定位远一下可以参考一下此图4.地址线,控制线和时钟信号未创建等长组进行等长5.此处走线能拉直尽量

90天全能特训班15期allegro-谢一汉-达芬奇-作业评审

1.地信号尽量靠近管脚打,提供最短回路。2.电源模块输出电源应该在配置电容最后一个电容打输出3.电感需要挖空所在层铜皮4.过不要上焊盘。5.变压器下方负片层需要放置填充或铺铜进行负片层的铺铜挖空处理。6.网口差分信号需要对内等长,误差

90天全能特训班15期 zh结业作业-作业评审

数据线高八位和第八位没有单独创建class,9根线为一组2.地址线,时钟,控制为一组3.pcb上存在短路4.地址线之间需要满足3W间距5.一层连通无需打6.电源和地需要处理一下7.注意过不要上焊盘以上评审报告来源于凡亿教育90天高速PC

90天全能特训班17期AD-K-1SDRAM-作业评审

此芯片采用单点接地,就是输入输出和配置电路的地要连接在IC下方进行回流2.焊盘出线不规范,焊盘中心出线至外部才能拐线处理,避免生产出现虚焊3.反馈线10mil即可4.主干道铺铜即可,不用多走一根线5.过里存在多余的线头以上评审报告来源于凡

90天全能特训班18期pads-吴金-DCDC

电源输出打需要打在滤波电容的后面2.电源需要再底层铺铜进行连通并满足载流3.地网络在底层铺一整块铜皮连接到芯片中心进行回流4.此处不满足载流以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码

90天全能特训班18期allegro-Mr. 韩-PMU

差分走线不满足差分间距规则2.锯齿状等长不能超过线距的两倍3.差分对内等长误差5mil4.ESD器件尽量靠近接口管脚放置5.包地 地线上尽量多打地过以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访

90天全能特训班18期allegro-Mr. 韩-USB3.0

尽量不要在其他信号线下串过尽量包地包到焊盘旁边焊盘出线尽量耦合,接到焊盘旁边打,建议都走底层不改变线宽到焊盘旁边打。4.类差分形式,中间不要有长细条铜皮5.左右声道信号线走类差分,间距保持一致6.左右声道信号线要完整包地处理。以上评审报

90天全能特训班18期 Mr.韩 第六次作业 模拟音频模块PCB设计-作业评审

1.走线在焊盘中要和焊盘一样宽,出焊盘后在加粗。2.从焊盘中心出线,出焊盘后再拐弯;45度角拉直,尽量避免走线一小段一小段。3.除散热焊盘外,其他的过不要上焊盘4.存在开路没有连接。5.多处多余过存在天线报错以上评审报告来源于凡亿教育9

90天全能特训班18期LIUSHUJUN PMU 和高压模块作业 -作业评审

其他类设计软件通常是通过网格来对齐元件、过、走线的,嘉立创EDA提供非常方便的对齐功能,如图1所示,可以对选中的元件、过、走线等元素实行向上对齐、向下对齐、向左对齐、向右对齐、水平等间距对齐、垂直等间距对齐。1、执行菜单命令“布局-对齐

1524 0 0
嘉立创EDA PCB设计对齐与等间距操作