找到 “全能特训班” 相关内容 条
  • 全部
  • 默认排序

网口除差分信号外,其他的都需要加粗到20mil2.差分出线要尽量耦合3.差分需要进行对内等长,误差5mil4.注意RX和TX创建等长组,走线需要满足3W间距5.注意线宽尽量保持一下6.过孔尽量不要打在两个焊盘中间,7.焊盘上存在多余的线头以

90天全能特训班19期 AD - Tbabhs-百兆网口

USB2.0注意铜皮不要有任意角度USB3.0差分对内等长锯齿状不能超过线距的两倍2.此处采用兼容设计,两个电阻可以放置在共模电感上面3.打孔要打在电容之前,注意 线宽要保持一致4.差分走要耦合5.差分对,间距最少保持20mil6.存在多余

90天全能特训班19期 AD - 朱腾-USB

此处电源走线要注意满足载流2.晶振需要走内差分,并包地处理3.器件摆放不要挡住一脚标识4.注意等长线之间需要满足3W5.注意电源要满足载流6.变压器要所有层挖空处理以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班

90天全能特训班19期 allegro - Charlie吴-千兆模块

1.差分对内等长错误,拱起处高度和间距错误。2.注意焊盘到过孔的间距,最小不能小于4mil以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.c

90天全能特训班19期 AD - 董超-第五次作业-USB3.0模块PCB作业

1.存在多处开路2.过孔没有连接,导致开路、天线报错。3.多处过孔到走线间距不足4mil4.差分连接焊盘错误5.差分换层需要在过孔旁边打两个地过孔6.差分应走同层布线,一起换层7.包地线应靠近差分走线打孔布线。8.前后线宽不一致,应保持同等

90天全能特训班19期文镜皓-第4次作业-type-C模块的PCB设计

顶层BGA里面的碎铜可以挖掉2.反馈信号走线需要加粗3.等长存在误差报错4.注意晶振下面不要走线以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taoba

90天全能特训班17期 AD - 李天昊-达芬奇

1.差分布线没有包地,需要每对差分单独包地打孔处理 2.差分换层旁边需要靠近打两个地过孔z3.差分布线长距离不耦合 4.差分没有等长,需要分组等长和对内等长处理 5.差分信号布线造成回路,应放置在后面尽量保持信号流向顺畅。 6. 存在飞线没

90天全能特训班19期-USB模块PCB设计

网口差分需要进行对内等长,误差5mil2.差分走线要尽量耦合3.差分走线可以在进行一下优化4.时钟信号需要单独包地处理5.电容尽量靠近管脚摆放6.此处走线尽量与焊盘同宽,拉出来再进行加粗,加粗尽量渐变,不要突然变很大7.中间可以多打过孔进行

90天全能特训班19期 AD - 蔡春涛-百兆网口

此处做兼容设计,器件可以摆放在一起2.注意差分对内等长规范,锯齿状等长不能超过线距的两倍3.差分需要进行对内等长,等长误差为5mil有好几对都没有满足,后期自己调整一下4.后期自己优化一下走线5.Type-C信号只有6对差分信号,此处不用走

90天全能特训班19期 AD - 卢同学-USB

数据线等长存在误差报错2.数据线与地址线之间的分割线上要打地过孔,建议150mil一个3.这几个信号也要加入地址线的类里面进行等长(就是片选,读写,行选,列选)4.注意器件摆放不要干涉5.地网络应该就近打孔,与第二层的地平面相连电源网络也同

90天全能特训班19期 AD - fmc-1SDRAM