找到 “全能特训班” 相关内容 条
  • 全部
  • 默认排序

1.485需要走内差分2.网口除差分信号外,其他的都需要加粗到20mil3.差分对内等长5mil4.跨接器件 旁边尽量多打地过孔,分割间距尽量1mm以上5.模拟信号走线需要加粗6.电感所在层的内部需要挖空处理7.电源输入滤波电容法尽量靠近管

90天全能特训班18期 AD --李侠鑫-达芬奇

电源输出应该从滤波电容后面进行输出打孔2.电源输入主干道尽量铺铜处理,满足载流。此处要先经过电容在输入到电感3.输出滤波电容应该放置在主干道上,先大后小4.反馈信号需要从最后一个滤波电容后面取样,走一根10mil的线5.此处走线需要再优化一

90天全能特训班18期 allegro -常密生 -DCDC

晶振走内差分需要再优化一下2.地分割间距最少满足1mm3.锯齿状等长不能超过线距的两倍4.网口除差分线外,其他的都需要加粗到20mil5.模拟信号尽量一字型布局6.电感所在层的内部需要挖空7.反馈需要从最后一个电容后面取样8.数据线和地址线

90天全能特训班18期 allegro -one piece -达芬奇

1.485走内差分需要再优化一下2.跨接器件旁边尽量多打地过孔,间距最少1mm3.网口差分对内等长误差5mil4.模拟信号走线需要加粗5.电感所在层的内部需要挖空处理6.反馈从电容后面取样,走10,mil7.输入打孔要打在滤波电容前面8.注

90天全能特训班18期 AD -李天昊 -达芬奇

电感所在层的中间需要挖空处理2.反馈线走10mil即可3.过孔需要开窗处理,然后底层需要开窗进行扇热4.注意铜皮需要优化一下5.相同网络的铜皮和走线没有连接上,后期自己更改一下铜皮属性设置以上评审报告来源于凡亿教育90天高速PCB特训班作业

90天全能特训班19期 AD -文镜皓 -DCDC

反馈需要从最后一个电容后面取样进行连接,走一根10mil的线2.存在多处开路3.电感所在层需要挖空处理4.散热焊盘中间要打孔进行回流,过孔要开窗,最好在阻焊层画铜皮进行开窗增加扇热5.器件摆放尽量中心对齐以上评审报告来源于凡亿教育90天高速

90天全能特训班19期 allegro -THE -DCDC

焊盘中心出线至外部才能拐线处理,避免生产出现虚焊2.焊盘里面尽量不要有多余的线头,出线可以在进行一下优化3.电感所在层的内部需要挖空处理4.铺铜尽量包住焊盘,铜皮不要有任意角度,建议钝角5.铜皮没有铺完整,后期自己更改一下铜皮属性设置6.除

90天全能特训班19期 AD -徐 -DCDC

1.过孔应该打到最后一个电容后放。2.布线尽量避免在焊盘内拐弯、四角出线。3.焊盘出线不要从长方向出线,电容靠芯片太近照成器件干涉。4.电容应靠近管脚放置。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以

90天全能特训班19期-Damon-Allegro第二次作业PMU模块-作业评审

此处可以添加一块填充增加载流2.电感所在层的内部需要挖空3.存在stub线头没什么大问题以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教:https://item.taobao.co

90天全能特训班19期 PADS -PUBO -DCDC

电感所在层的内部需要挖空2.注意过孔不要上焊盘3.铺铜尽量包住焊盘,避免造成开路4.反馈要从最后一个滤波电容后面取样5.此处不满足载流,建议铺铜处理,走线不要有锐角6.电感下面尽量不要放置器件,可以放在芯片管脚上7.器件干涉8.走线与焊盘同

90天全能特训班19期 AD -朱腾 -DCDC