- 全部
- 默认排序
PCB设计:检查线间距时差分间距报错的处理方法 为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行一次规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多drc报告,难以分辨,如图12-23所示。
为了尽量减小单板设计的串扰问题,PCB设计完成之后一般要对线间距3W规则进行一次规则检查。一般的处理方法是直接设置线与线的间距规则,但是这种方法的一个弊端是差分线间距(间距设置大小不满足3W规则的设置)也会DRC报错,产生很多drc报告,难以分辨
drc报告里面点击这些错误项,跳转到PCB上不会放大到具体位置,这个问题在哪里设置?双击后只是转到PCB,没有放大到具体位置有两台电脑,一台可以跳转并放大到具体位置,一台不行,同样的工程,工程路径没有中文